기초전자회로실험 예비레포트 플립플롭 flip-flop
- 최초 등록일
- 2009.09.18
- 최종 저작일
- 2009.05
- 8페이지/ 한컴오피스
- 가격 1,000원
소개글
flip-flop 예비레포트 입니다.
목표,이론,과정,준비물 깔끔하게정리해놧읍니다.
목차
1. 실험 목적
2. 실험 준비물
3. 관련이론
4.실험과정
본문내용
1. 실험 목적
● Flip-Flop의 동작원리 이해
● 다양한 종류의 카운터 동작원리 이해
● Flip-Flop의 응용 회로 이해
2. 실험 준비물
● 전원공급기 - ED-330
● Digital multimeter - DM411B
● Oscilloscope
● Function generator
● 배선용 wire
● Breadboard
● IC : 7400, 7474, 7476
3. 관련이론
J-K Flip-Flop
세트 입력 단자 및 리셋 입력 단자가 있고 세트 신호로 인해 1의 상태, 리셋 신호로 인해 0의 상태로 되는 플립플롭에서 세트 신호와 리셋 신호가 동시에 가해졌을 때의 상태가 반전하는 플립플롭. 표에 동기식 J-K 플립플롭의 입력값과 출력값의 관계를 나타냈다. Qn, Qn+1은 n, n+1번째의 클록 펄스가 들어갈 때의 출력을 표시한다.
D Flip-Flop
하나의 입력 단자가 있고 클록 펄스가 인가되었을 때 입력 신호가 1이면 1로, 0이면 0으로 자리잡는 플립플롭. 일반적으로 입력 신호를 클록 펄스의 시간 간격만큼 지연시켜 출력으로 내는 데 사용된다. 표는 동기식 D 플립플롭의 입력값과 출력값의 관계를 나타낸 것이다. Qn+1은 n+1번째의 클록 펄스에 의한 출력을 표시한다.
DUAL D-type Flip-Flop 7474
참고 자료
네이버백과(두산백과), 위키백과, 네이버이미지(사진출처), ic114.com
http://blog.naver.com/inpluto?Redirect=Log&logNo=40008770134
http://www.alldatasheet.co.kr/