결과01_Basic Gates
- 최초 등록일
- 2010.10.19
- 최종 저작일
- 2010.09
- 5페이지/ 한컴오피스
- 가격 3,000원
소개글
결과01_Basic Gates
목차
I. 실험결과
II. 실험에 대한 고찰
§참고문헌§
본문내용
I. 실험결과
1. 그림 1과 같이 2-input AND gate를 2개 이용하여 3-input AND gate를 구성하고 각각의 입력에 대한 출력의 결과를 토대로 truth table을 작성하라.
2. 예비보고서에서 구성한 3-input OR, NAND, NOR gate에 대해서도 위 실험1과 같이 행하여 각각의 truth table을 작성하라.
3. 그림 2의 회로를 구성한 후 입력 A, B에 대한 출력 X, Y, Z의 값을 측정하여 truth table을 작성하라.
4. 그림 3 (a) 회로를 구성한 후 각 점(X, Y, U, V, W)의 값을 측정하여 입력에 대한 결과의 표를 만든 후 이 결과를 이용하여 De Morgan`s theorem을 증명하고 설명하라.
· A와 B의 신호가 NAND gate를 통과하면서 U의 신호가 되는데 이 연산을 드모르간의 정리에 의해 표현하면 와 같다. 여기서 U의 신호 값을 확인하면 인 0, 1, 1, 1과 같다. 이 신호가 다시 NOT gate를 통과하면서 1, 0, 0, 0으로 바뀌는데 이를 처음부터 표현하면 로, 역시 드모르간의 정리를 확인할 수 있다.
· A와 B의 신호가 각각 NOT gate를 통과해 , 의 출력 값을 갖게 된다. 이 신호가 NOR gate를 통과하면서 로 출력된다. 이를 식으로 표현하면 가 되는데, 그 값이 1, 0, 0, 0으로 의 값과 일치하므로 여기서도 역시 드모르간의 정리를 확인할 수 있다.
참고 자료
『DIGITAL DESIGN』, John F. Wakerly
www.google.co.kr(구글-위키백과)
http://blog.naver.com/san008/40012228988