• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

결과01_Basic Gates

*슬*
개인인증판매자스토어
최초 등록일
2010.10.19
최종 저작일
2010.09
5페이지/한글파일 한컴오피스
가격 3,000원 할인쿠폰받기
다운로드
장바구니

소개글

결과01_Basic Gates

목차

I. 실험결과
II. 실험에 대한 고찰
§참고문헌§

본문내용

I. 실험결과
1. 그림 1과 같이 2-input AND gate를 2개 이용하여 3-input AND gate를 구성하고 각각의 입력에 대한 출력의 결과를 토대로 truth table을 작성하라.
2. 예비보고서에서 구성한 3-input OR, NAND, NOR gate에 대해서도 위 실험1과 같이 행하여 각각의 truth table을 작성하라.
3. 그림 2의 회로를 구성한 후 입력 A, B에 대한 출력 X, Y, Z의 값을 측정하여 truth table을 작성하라.
4. 그림 3 (a) 회로를 구성한 후 각 점(X, Y, U, V, W)의 값을 측정하여 입력에 대한 결과의 표를 만든 후 이 결과를 이용하여 De Morgan`s theorem을 증명하고 설명하라.
· A와 B의 신호가 NAND gate를 통과하면서 U의 신호가 되는데 이 연산을 드모르간의 정리에 의해 표현하면 와 같다. 여기서 U의 신호 값을 확인하면 인 0, 1, 1, 1과 같다. 이 신호가 다시 NOT gate를 통과하면서 1, 0, 0, 0으로 바뀌는데 이를 처음부터 표현하면 로, 역시 드모르간의 정리를 확인할 수 있다.
· A와 B의 신호가 각각 NOT gate를 통과해 , 의 출력 값을 갖게 된다. 이 신호가 NOR gate를 통과하면서 로 출력된다. 이를 식으로 표현하면 가 되는데, 그 값이 1, 0, 0, 0으로 의 값과 일치하므로 여기서도 역시 드모르간의 정리를 확인할 수 있다.

참고 자료

『DIGITAL DESIGN』, John F. Wakerly
www.google.co.kr(구글-위키백과)
http://blog.naver.com/san008/40012228988
*슬*
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
탑툰 이벤트
결과01_Basic Gates
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
AI 챗봇
2024년 06월 02일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:38 오후
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기