아주대 전자회로실험A+보고서 [설계결과3] OP-AMP-RC FILTER
- 최초 등록일
- 2011.12.21
- 최종 저작일
- 2011.12
- 22페이지/ 한컴오피스
- 가격 3,000원
소개글
2011년 아주대 전자회로실험을 들으면서 직접 작성할 보고서입니다.피스파이스부터해서 많은 공을 들인 자료구요보고서점수 한 번도 감점 안당해서 보고서에서 만점 받았습니다.어설픈 자료 여기저기 다 굴러다니는 자료 받지 마시고이거하나면 끝입니다.
목차
1. 이론
2.실험 방법
3. 시뮬레이션 추가
4. 고찰
5.참고문헌
본문내용
1. 이론
1. 수동 필터와 능동 필터
A. Passive Filter
가. 저항, 커패시터, 인덕터로만 구현되며 능동소자가 없음
나. 낮은 주파수의 필터를 구현하기 어려움 (큰 인덕턴스가 필요하며 이러한 인덕턴스는 loss가 많다)
B. Active Filter
가. 저항과 커패시터 그리고 하나 이상의 능동소자(예OPAMP)를 사용하여 구성
나. 인덕터를 사용하지 않기 때문에 RLC 필터와 같은 특성을 Active RC 필터로 구현가능
다. 낮은 주파수(수백Hz이하)의 필터를 구현하기 용이함
라. IC로 만들기 용이함
2. 연산증폭기를 이용한 등가 인덕터 구현.
내부에서 주파수 보상을 한 대부분의 상용 연산 증폭기는 20~100rad/sec의 저주파 범위를 제외하고는 그 이득을 무한대로 가정할 수 없으며, 안정성 때문에 6dB/octave rolloff 의 주파수 특성을 갖도록 설계되어 있다. 따라서 연산증폭기의 이득은,
로 표시된다. 여기서 는 open loop dc gain, 는 3dB 차단주파수, GB는 gain-bandwidth product 이다. (1) 식은 의 주파수 범위에 대해서는
로 표현 된다. 이 식을 Integrator Model 이라고 부른다.
참고 자료
연산증폭기를 이용한 접지형 인덕터의 구성에 관한 연구; 김성수, 공남수; 대한전기학회; 1979
마이크로 전자회로 설계 (MICROELECTRONIC CIRCUIT DESIGN) RICHARD C.JAEGER 지음; 김환용 외 번역; 기전연구사; 2001