[논실]예비9, 200820126, 안효중, 4조
- 최초 등록일
- 2012.02.29
- 최종 저작일
- 2011.12
- 3페이지/ 한컴오피스
- 가격 1,000원
소개글
아주대 논리회로실험 예비보고서 입니다. 2011-2에 수강한 자료입니다.
목차
[1] 실험 목적
[2] 주요 이론
[3] 주요 디바이스
[4] 실험 절차
[5] 예상 결과물
본문내용
[3] 주요 디바이스
오실로스코프, 5V 파워 서플라이, IC(7400 2개, 7403 1개, 7489 1개), LED 4개, 330Ω 저항 2개, 10kΩ 저항 2개
[4] 실험 절차
① 2-bit RAM
회로도를 참조하여 회로를 구성한다. 회로도에서 알 수 있듯이 A와 B의 2개의 bit로 구성된 RAM이다. 입력부를 보면 OE, IN, WR이 있는데 이는 각각 Read, Write, Select를 뜻하므로 그에 맞게 입력을 넣어준다.
먼저 Read 부분인 OE0를 1, OE1을 0으로 맞춰주고 Write 부분인 In0를 1로, In1을 0으로 넣어준다. 이렇게 되면 첫 번째 비트인 A에 대한 입력과 출력을 보게된다. 이 상태에서 WR1, WR0을 각각 0, 1로 해준 뒤에 WR1, WR0을 각각 1, 0으로 넣어준다. 이렇게 되면 A부분의 출력이 읽혀져 Output A에 1이 나타나게 된다.
이러한 실험 방법을 통해 두 번째 비트인 B에 대해서도 위와 비슷한 과정을 수행한다. 이번에는 OE0, OE1, In0, In1을 각각 0, 1, 0, 1로 맞춰주어 B에 대한 출력을 보도록 한다. 그리고 WR1, WR0를 각각 0, 1로 해준 뒤에 1, 0으로 바꿔주면 Output B에 1이 출력된다.
② 64-bit IC RAM
7489 IC를 이용해 64-bit RAM을 구성해 본다. 먼저 데이터를 쓸 때는 ME, WE를 5V에 놓고 AIA에서 AID까지의 Address input을 넣어준다. 그리고 데이터를 DI1에서 DI4까지 넣어준 다음에 ME, WE를 접지했다가 다시 5V로 연결해 준다.
참고 자료
수업자료 PPT
John F. Wakerly, Digital design, Prentice Hall, 2006
Data sheet
이 자료와 함께 구매한 자료
- 아주대 논리회로실험 실험9 결과보고서 6페이지
- [논실]예비8, 200820126, 안효중, 4조 3페이지
- [논실]예비10, 200820126, 안효중, 4조 6페이지
- [논실]예비11, 200820126, 안효중, 정주익, 4조 3페이지
- 아주대논리회로실험 9장 예비보고서(기본구성+빵판+예상결과) 7페이지