OP-Amp의 응용
- 최초 등록일
- 2002.11.25
- 최종 저작일
- 2002.11
- 3페이지/ 한컴오피스
- 가격 1,500원
목차
없음
본문내용
연산 증폭기는 안정하고 전압이득이 매우 큰 직결증폭기를 이용한 것이다. 직결 증폭기로서 갖추어야 할 조건은 입력 임피던스가 충분히 높아야하고 출력 임피던스는 매우 낮아야하며 이득이 매우 커야 한다. 이상적인 OP-amp는 그림 1과 같이 표시되며 그림 1-(b),(c)는 (a)의 등가회로이다. 그러나 OP-amp는 실제로 위에서 언급한 것과 같은 ideal 특성을 가질 수 없다. 입력저항은 무한대가 아니며 약 100K - 1M 정도이고, 출력저항은 0이 아니라 40 - 100 의 order를 갖는다. 또, DC gain도 무한대가 아니고 104-105 정도가 된다. 이외에도 OP-amp의 특성은 여러면에서 ideality를 벗어나는데 이를 알려주는 척도로 CMRR(Commom mode rejection retio) drift, 주파수 응답 등을 들수 있다. 식 (2)에서도 알 수 있듯이 Vs=0 이면, (또는 inverting 단자와 noniverting단자 전압니 같을 때) Vo=0 이어야 한다. 그러나, OP-amp의 first stage인 differential amplifier는 대칭성에 따라 그 특성이 많이 좌우되는데, 양쪽 transistor의 특성이 조금이라도 다를 경우 non-zero output을 내게 된다. 이를 제거하기 위해서 input단자에서 bias를걸어주곤 하는데 이것을 input voltage라 한다.
참고 자료
없음