실험5 능동 필터회로(예비)
- 최초 등록일
- 2013.06.20
- 최종 저작일
- 2013.04
- 4페이지/ 한컴오피스
- 가격 1,000원
목차
1. 실험 목적
2. 실험 관련 이론
3. 실험 설계 및 Pspice 시뮬레이션
본문내용
1. 실험 목적
1, 2차 저역 통과 필터와 2차 고역 통과 필터에 대해서 알아보고 실험을 통해서 이론을 확인한다.
2. 실험 관련 이론
(1) 수동 필터
- 저역 통과 필터
: 저주파 성분만을 통과시키고 고주파 성분들을 제거하는 필터, 낮은 주파수에서 인덕터는 단락회로처럼 동작하고 캐패시터는 개방회로처럼 동작한다. 그러므로 출력 전압은 매우 낮은 주파수에서의 입력 전압 신호와 같다. 매우 높은 주파수에서 인덕터는 개방회로로, 캐패시터는 단락 회로로 동작하므로 출력 전압은 0에 가깝게 된다.
<중 략>
- 위의 실험은 1차 저역통과 필터로써 주파수가 낮을 때 입력1V에 대해 출력이 1V로써 잘 나오다가 주파수가 차단주파수보다 높은 2kHz 부터 출력이 급격하게 떨어지는 것을 볼 수가 있다. 위의 차단주파수를 구하는 식에 근거하여 값을 계산한 이론값과 피스파이스 시뮬레이션의 값(전압이득 = 0.707)을 구해서 비교해본 결과 거의 오차 없이 일치하는 것을 볼 수가 있다.
< 2차 저역통과 필터 >
(1) 교재에 주어진 2차 저역 통과 필터를 Pspice를 통하여 구현 하였다.
(2) 저주파 함수발진기의 주파수를 100㎐로 맞추고 필터 출력을 신호 준위가가 되도록 진폭을 조정하였다.
(3) 표에 기록되어 있는 다른 주파수에 대한 입력과 출력 전압을 측정하였다.
<중 략>
: 이론값 = = 994.7 Hz
: Pspice 시뮬레이션 값 = 1548.7 Hz
- 앞선 2차 저역통과 필터회로와 반대의 작용을 하는 회로인데 주파수가 낮을 때 이득의 값이 매우 낮은 것을 볼 수 있고 역시 피스파이스 시뮬레이션 상의 차단주파수 근처를 넘어가자 이득 값이 갑자기 1에 근접하는 것을 볼 수 있었다. 이 회로도 2차 저역 통과 필터와 마찬가지로 그래프의 개형은 예상대로 잘 확인할 수 있었으나 다만 차단주파수의 이론값과 시뮬레이션 값이 차이가 있는 것을 볼 수 있었다
참고 자료
없음