실험2 제08주 Lab06 Pre 4 Bit Shift Register
- 최초 등록일
- 2014.03.11
- 최종 저작일
- 2013.10
- 9페이지/ MS 워드
- 가격 1,500원
목차
1. Introduction
1) Purpose of this Lab
2) Essential background for this Lab
2. Method
1) Procedure of Lab 1
2) Procedure of Lab 2
3. Predata of this Lab
1) Lab 1 of 4-bit Shift Register
2) Lab 2 of 4-bit Shift Register Included One-Shot Enable
4. Summarize
5. Reference
본문내용
1. Introduction
1) Purpose of this Lab
Combinational Circuit(조합 논리 회로)에 이어 Sequential Circuit(순차회로)의 작동원리를 이해하고 Flip Flop의 특성을 이용하여 조합 논리 회로에 적용하여 순차회로를 구성하고 설계 할 수 있다. 또 기억 소자에 대한 내용을 숙지하여 4-bit Shift Register를 설계, 제작 할 수 있다.
<중 략>
< clk가 posedge일 때, (in0=1 & in1=0)이면 MSB는 0, (in1=1 & in0=0)이면 MSB는 1을 출력하고 Q[2:0](Next)=Q[3:1](Previous)의 값을 출력하고 이 때, Enable의 값은 1이 된다. 그 외의 경우에는 Enable이 0이 되므로 이전의 결과값을 유지하는 것을 확인 할 수 있었다. >
< clk와 in0, in1의 값에 상관없이 rst의 값이 1이면 Output Q[3:0]=4’b0000이 되는 것을 확인 할 수 있었다. >
참고 자료
http://club.uos.ac.kr - 제 8주차 강의교안