[A+ 결과보고서] 아주대 논리회로실험 실험1 'Basic Gates'
- 최초 등록일
- 2015.03.27
- 최종 저작일
- 2012.09
- 4페이지/ 한컴오피스
- 가격 1,000원
소개글
2012년도에 수강한 아주대 논리회로실험 레포트입니다.
학점은 A+를 받았구요.
대학원 조교들이 선호하는 양식과 구성으로 작성하였습니다.
기본구성
보고서 + 사진 + 진리표 + 고찰로 되어있습니다.
목차
1. 실험의의
2. 실험수행
3. 실험에 대한 고찰
본문내용
1. 실험의의
- 기본적인 logic gates(AND, OR, NOT, NAND, NOR, XOR)에 대해서 이해하고 이러한 gate들로 구성된 logic 회로에서의 Boolean equation과 De Morgan의 이론에 대하여 알아본다.
- 2-input logic gate를 이용하여 3-input logic gate를 구성한다.
2. 실험수행
실험1
1) 그림 1과 같이 2-input AND gate를 2개 이용하여 3-input AND gate를 구성하고 각각의 입력에 대한 출력의 결과를 토대로 truth table을 작성하라.
<중 략>
- 3-input OR gate는 3-input AND gate와 마찬가지로 2-input OR gate를 2개만을 가지고 구성할 수 있다. OR게이트 역시 기본적으로 1번 2번 입력에 3번 출력의 구조를 가지고 있었다. 단순히 강의노트에 있는 데로 연결하니 결과값을 쉽게 얻을수 있었다. 여기서 OR게이트의 특성은 입력값이 하나만이라도 1이어야 출력값이 1이다.
<중 략>
이번실험은 논리값 1, 0을 인풋하여 다양한 gate를 거친 아웃풋을 확인하는 실험으로써 간단한 실험이지만, 앞으로 논리회로실험을 할 때 중요한 내용을 포함하는 실험이었다. 이번 실험에서 사용되었던 IC는 AND, OR, NOT 3종류 뿐이었지만, 이 3종류를 이용하여 NAND나 NOR게이트를 구성할수있었다.
참고 자료
없음