전자전기컴퓨터설계실험2(전전설2)1주차결과
- 최초 등록일
- 2016.01.14
- 최종 저작일
- 2015.09
- 14페이지/ MS 워드
- 가격 1,500원
목차
Ⅰ. 서론 (Introduction)
1. TTL (transistor transistor logic)
2. OR Gate, XOR Gate
3. 반가산기(Half Adder)
4. 전가산기(Full Adder)
Ⅱ. 방법 (Materials & Methods)
1. Materials
2. Methods
Ⅲ. 실험결과 (Results)
1. OR Gate
2. XOR Gate
3. 반가산기(Half Adder)
4. 전가산기(Full Adder)
Ⅳ. 토론 (Discussion)
가. TTL에서의 전기적 원리
나. 구현한 회로 원리
다. 회로 구현 시 주의할 점
Ⅴ. 결론 (Conclusion)
Ⅵ. 참고문헌 (reference)
본문내용
Ⅰ. 서론 (Introduction)
1. TTL (transistor transistor logic)
TTL이란 반도체를 이용한 논리 회로의 대표적인 예로 즉, 트랜지스터와 트랜지스터를 조합한 논리 회로를 말한다. 일반적으로 5V 단일 전원의 집적 회로로 만들어졌다.
2. OR Gate, XOR Gate
■OR Gate: 입력 중 어느 하나라도 1이 되면 결과가 1이 되는 연산
<중 략>
3. 반가산기(Half Adder)
<그 림>
가산기라는 단어가 의미하듯이 말 그대로 덧셈에 관한 회로라고 생각하면 쉽다. 반가산기의 경우 입력이 2개, 출력이 2개이다. 이는 두 2진수 더할 때 각각 맨 첫 자리 한 bit를 A,B 라고 볼 수 있으며 더하였을 때의 값을 S 그리고 carry값을 C 라고 볼 수 있다. 위의 도표를 통해서 앞서 말한 내용을 확인 가능하다.
4. 전가산기(Full Adder)
전가산기는 두 개의 반가산기로 이루어졌다.
<그 림>
반가산기를 살펴보면 두 2진수를 더할 때 각각 맨 첫 bit가 입력이라고 하였고 두 bit의 합의 결과가 S, carry 값이 C라고 하였다. 여기서 반가산기와 전가산기의 차이를 알 수 있다. 전가산기의 경우 입력이 3개 즉, 반가산기에서는 고려되지 않았던 하위 가산의 결과로부터 나온 carry 의 입력이 적용 가능한 회로이다. 즉 두 2진수를 더할 시 첫 bit 다음부터의 연산 과정을 설명할 수 있는 회로이다.(물론 처음 carry 입력값이 0이라면 첫 bit 에서의 연산도 적용 가능하다.)
Ⅱ. 방법 (Materials & Methods)
1. Materials
가. TTL7486, TTL7408, TTL7432
<그 림>
TTL 역시 전류가 필요하기 때문에 7번과 14번 핀에 V와 GND가 존재하고 나머지는 4개의 게이트로 구성되어 있다.
나. 저항
저항이란 전류의 흐름을 억제하는 소자를 말하며 저항에 전류가 흐르면 저항에 의하여 전압이 강하되어 열에너지가 방출된다.
참고 자료
http://blog.naver.com/skguswnddl?Redirect=Log&logNo=90173191597
http://terms.naver.com/entry.nhn?docId=824045&cid=42344&categoryId=42344
http://terms.naver.com/entry.nhn?docId=590305&cid=42340&categoryId=42340
http://www.scienceall.com/%ec%bd%98%eb%8d%b4%ec%84%9ccondenser/