시립대 전자전기컴퓨터설계실험1 7주차 예비레포트
- 최초 등록일
- 2016.03.06
- 최종 저작일
- 2015.04
- 23페이지/ MS 워드
- 가격 2,000원
소개글
서울시립대 전자전기컴퓨터설계실험1 7주차 예비레포트입니다.
목차
1. 서론
(1) 실험 목적
(2) 이론적 배경
2. 실험장비 및 부품
3. 실험방법
(1) 사전조사
(2) 실험방법
4. 참고문헌
본문내용
서론
실험 목적
Nodal Analysis와 Mesh Analysis를 통해 저항과 전원으로 구성된 회로를 해석하고 실험을 통해 확인하고, superposition의 원리를 익힌다. 그 실험 결과를 PSpice로 분석한 결과와 비교한다.
이론적 배경
Nodal analysis
- node는 두 개 이상의 회로 소자가 모이는 점
- Node voltage : node a,b,c 의 전위
- va, vb, vc 중에서 va는 vs이므로 상수
- KCL을 이용해서 node b, c에서 방정식을 만들 수 있다.
- node b : (R2를 통해 b→a로 흐르는 전류) + (R4를 통해 b→ground로 흐르는 전류) + (R3를 통해 b→c로 흐르는 전류) = 0
- node c: (R3를 통해 c→b로 흐르는 전류) + (R5를 통해 c→ground로 흐르는 전류) + (R1를 통해 c→a로 흐르는 전류) = 0
(1)과 (2)를 정리하고, va=vs를 대입하여 연립방정식을 풀면 된다.
Mesh analysis
mesh : 안에 loop가 없는 가장 작은 loop 회로
- 각 소자에 흐르는 전류는 mesh current의 합 또는 차로 표현.
- KVL 을 이용하여 시계 방향으로의 전압강하를 계산
mesh1:
mesh2:
mesh3:
mesh1,2,3을 연립방정식을 사용하여 각각의 전류 I_1,I_2,I_3를 구할 수 있다.
Superposition
여러 개의 전원을 포함하는 회로에서 각 단자에 걸리는 전압과 각 경로를 흐르는 전류는 각 전원이 단독으로 존재한다고 가정하였을 경우에 각 단자에 걸리는 전압과 각 경로를 흐르는 전류를 모두 대수적으로 합한 것과 동일하다.
참고 자료
http://djjproject.tistory.com/69
http://ksunghwank.blog.me/140123196293
http://www.hknu.ac.kr/web/ice/con_011;jsessionid=3my1I93ANPu2TSthFRYxsS2GFJAKaa1zA2C2bS54AmIQmFnpHHT6xwXXqVPvbF8b.web1_servlet_engine1?p_p_id=BBS_1_INSTANCE_d58h&p_p_lifecycle=1&p_p_state=exclusive&p_p_mode=view&p_p_col_id=column-1&p_p_col_pos=1&p_p_col_count=2&_BBS_1_INSTANCE_d58h_struts_action=%2Fext%2Fnotice%2Fgeta&_BBS_1_INSTANCE_d58h_messageId=896947&_BBS_1_INSTANCE_d58h_attachment=ch04_%EC%A0%80%ED%95%AD%ED%9A%8C%EB%A1%9C%EC%9D%98+%ED%95%B4%EC%84%9D%EB%B0%A9%EB%B2%95.pdf
http://blog.naver.com/seo0511/10128386533
-Basic Engineering Circuit Analysis 10th Edition, J. David Irwin & R. Mark Lelms, 2012