• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

FPGA설계 - DE2보드 사용 버스 하차 시스템

*병*
최초 등록일
2016.12.24
최종 저작일
2016.11
13페이지/파워포인트파일 MS 파워포인트
가격 2,000원 할인쿠폰받기
다운로드
장바구니

목차

1. 작품 목적(설명)
2. 블록도(RTL Viewer세부 회로도)
3. 소스 코드
4. 부품
5. 작품 동작.
6. 응용분야
7. 검토 및 고찰
8. 참고문헌

본문내용

3.소스 코드
module Bus_Bell(PWM_out, out, out1, out2, out3, out4, clk_in, x_in, x1, x2, x3, x4, RESET); //각 스위치 와 LED 서브 모터의 입출력

parameter MAXBITS = 8

input x1, x2, x3, x4, clk_in, RESET; //스위치의 입력.
input [MAXBITS-1:0] x_in; //서브모터의 입력
output out, out1, out2, out3, out4; //LED와 벨의 출력
wire y1, y2, y3, y4;
reg [MAXBITS-1:0] counter = 0;
output reg PWM_out = 1; //PWM signal out

always@ (posedge clk_in )begin //서브모터를 사용하는 소스.
if ( counter < x_in )
PWM_out <= 1;

참고 자료

Verilog를 이용한 디지털 시스템 설계-강진구, 조경순, 김종태, 양준성
기초부터 응용까지 Verilog HDL -차영배
*병*
판매자 유형Bronze개인

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

최근 본 자료더보기
탑툰 이벤트
FPGA설계 - DE2보드 사용 버스 하차 시스템
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
AI 챗봇
2024년 06월 02일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:32 오후
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기