연세대 전기전자 기초실험 chapter. 7 (2017년판) 예렙+결렙
- 최초 등록일
- 2018.07.17
- 최종 저작일
- 2017.06
- 5페이지/ 압축파일
- 가격 1,500원
소개글
2017학년도 1학기 전기전자응용실험을 수강하면서 작성한 레포트들입니다. 첫 번째 디지털 실험입니다.
예비레포트+결과레포트로 구성되어있으며, 성적은 A+를 받았습니다.
처음 실험하시는 분들에게 참고용으로 좋을 것 같습니다.
목차
1. 예비보고서
2. 결과보고서
본문내용
Experiment Result
In this experiment, we implemented the digital circuit in two ways. First, we implemented 6 basic gates (AND, OR, NOT, NAND, NOR, XOR) through logic gate circuit design. It was a way to design a desired logic circuit by drawing a digital circuit diagram and connecting the appropriate inputs and outputs of each gates. Second, we implemented 4-bits adder through Verilog circuit design. The second way was to design digital circuits through a programming language rather than drawing circuit diagrams.
참고 자료
Fundamentals of Logic Design Roth/Kinney, 7th edition
PPT Slide of Chapter #7
Wikipedia FPGA, 「https://en.wikipedia.org/wiki/Field-programmable_gate_array」
Wikipedia Verilog, 「https://en.wikipedia.org/wiki/Verilog」
Stanford.edu, verilog.pdf - Verilog 「http://cva.stanford.edu」
압축파일 내 파일목록
Result report7.hwp
Pre report7.hwp