아주대학교 논리회로실험 실험6 예비보고서
- 최초 등록일
- 2019.02.20
- 최종 저작일
- 2016.12
- 7페이지/ 한컴오피스
- 가격 1,500원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
목차
1. 실험목적
2. 이론
3. 실험 부품
4. 실험 방법 및 결과 예상
1) 실험 1
2) 실험 2
3) 실험3 D F/F(IC 이용)
4) 실험4 J-K latch wite enable (Gate 이용)
5) 실험 5 J-K 플립플롭(IC칩 이용)
5. 참고 문헌
본문내용
1. 실험목적
디코딩(decoding)과 인코딩(encoding)의 코드변환 동작에 관해 실험하고 그 동작원리를 이해한다.
2. 이론
1) latch : 시간적으로 변화하는 레지스터 및 카운터, 데이터 신호 버스상의 디지털 정보를 원하는 시각에 판독하여 등록하는 동작 또는 그 회로를 말한다. 또한 대부분의 디지털 설꼐자들은 연속적인 입력을 관찰하고 언제든지 출력을 바꿀 수 있는 순차 회로를 래치라 한다.
2) 클럭 신호 : 동기화에 사용하는 주기적 신호. 클록 펄스라고도 하며, 컴퓨터에서 정보가 플립플롭으로부터의 전압 신호로서 주어질 때 논리 연산 처리는 전압 레벨로 실행되나, 다음 단 플립플롭을 구동하는 데 펄스형 신호로서 이것을 사용한다.
3) S-R 래치 : S(set) 및 R(reset)으로된 2개의 입력과 Q 및 Q′으로된 2개의 출력으로 구현
<중 략>
실험4 J-K latch wite enable (Gate 이용)
위와같은 회로를 구성하고 진리표를 확인한다.
여기서 다른 점은 j=1, k=1이 입력될 때 불안정한 값이 아니라 이전값의 부정을 출력한다는 것이다.
나머지는 R-S 래치와 동일할 것이다.
참고 자료
[네이버 지식백과] 래치 [latch] (용어해설)
[네이버 지식백과] 플립플롭 [flip-flop] (컴퓨터인터넷IT용어대사전, 2011. 1. 20., 일진사)
[네이버 지식백과] 클록 신호 [clock signal, -信號] (전자용어사전, 1995. 3. 1., 성안당)