플립플롭을 이용한 카운터 예비보고서
- 최초 등록일
- 2020.04.23
- 최종 저작일
- 2019.05
- 3페이지/ 한컴오피스
- 가격 3,000원
소개글
"플립플롭을 이용한 카운터 예비보고서"에 대한 내용입니다.
목차
1. 순차논리회로에 대해 설명하세요
2. 비동기식 SR플립플롭과 동기식 SR플립플롭을 설명하세요
3. PSpice로 교재를 참조하여 직렬입력-직렬출력 시프트레지스터 회로를 구성하고 시뮬레이션결과(Time Domain)를 도시하세오.
4. PSpice로 직렬입력-병렬출력 시프트레지스터 회로를 구성하고 시뮬레이션결과(Time Domain)를 도시하세오.
5. PSpice로 병렬입력-병렬출력 시프트레지스터 회로를 구성하고 시뮬레이션결과(Time Domain)를 도시하세오.
6. 이 실험을 하는 이유는?
본문내용
1. 순차논리회로에 대해 설명하세요
입력의 조합만으로는 출력이 정해지지 않는 논리 회로로, 현재의 내부 상태와 입력에 의해 출력의 상태가 정해지는 것. 즉, 기억 작용이 있는 논리 회로이다. 예를 들면, 2진 계수기의 출력은 입력만으로는 정해지지 않고 현재 0을 계수하고 있는지 1을 계수하고 있는지에 따라 1 및 0을 나타낸다.
2. 비동기식 SR플립플롭과 동기식 SR플립플롭을 설명하세요
플립 플롭은 두 가지 상태 사이를 번갈아 저장하는 전자회로를 말한다. 플립 플롭은 두 개의 출력단자 Q, Qbar를 가지고 있으며 두 개의 입력단자 S(Set)와 R(Reset) 단자를 가지고 있다. 동기식 플립플롭은 기본 플립플롭의 회로에 게이트를 추가하여 플립플롭이 한 클럭 펄스 발생 기간 동안에만 입력에 응답하도록 구현한 회로이다.
참고 자료
없음