논리회로실험 A+예비보고서 2 Electrical feature of CMOS semiconductor
- 최초 등록일
- 2020.10.09
- 최종 저작일
- 2015.09
- 6페이지/ 압축파일
- 가격 1,000원
소개글
안녕하세요.
'반도체읽어주는남자'입니다.
- 본인 인증
- 학점 인증
- 전자공학과 졸업 인증
- 삼성전자 반도체공정 재직 인증
모든 회로를 직접 사진 찍었으며, 각 단계별 다이오드 변화사진도 첨부되어 있습니다.
직접 작성한 자료들 입니다.
목차
1. 실험 목적
2. 실험 이론
3. 실험 부품
4. 실험 방법
5. 예상 결과
6. 회로 결선도
7. 출처
본문내용
1. 실험 목적
-High-speed CMOS logic family인 74HC시리즈의 전기적 특성을 이해할 수 있다.
-74HC시리즈의 동작을 실험을 통해 확인 할 수 있다.
2. 실험 이론
1) Logic Levels & DC Noise margin (DC 특성)
-Logic Level : 논리 조건(긍정, 부정)을 수치로 표시한 것으로, 논리 대수에서 보통 긍정을 1, 부정을 0으로 한다.
-Noise margin : 논리회로에서 사용하는 논리 값은 1(High=VCC), 0(Low=GND)의 두 종류인데 실제 물리적인 논리소자들이 취하는 전류, 전압 값들은 연속적이다. 이러한 연속적인 값들에 대해 논리소자들은 High, Low의 범위를 지정하여 사용한다.
<중 략>
5.예상 결과
실험 1)
Inverter의 출력 파형이 발생한다.(H→L , L→H)그리고 그 둘의 그래프는 거의 비슷할 것이다.
실험 2)
실험 1보다 노이즈가 적어진 파형이 발생한다.
참고 자료
네이버 사전
http://terms.naver.com/entry.nhn?docId=1603644&cid=2915&categoryId=2915, http://terms.naver.com/entry.nhn?docId=755658&cid=367&categoryId=367
네이버 블로그
http://eslectures.blog.me/80137812929
Datasheet
http://pdf.datasheetcatalog.com/datasheet/philips/74HC_HCT14_CNV_2.pdf
압축파일 내 파일목록
논리회로실험 A+학점인증.pdf
논리회로실험_A+예비보고서_2_Electrical feature of CMOS semiconductor.hwp