커패시터 충방전 실험보고서
- 최초 등록일
- 2021.01.19
- 최종 저작일
- 2020.05
- 4페이지/ 한컴오피스
- 가격 1,000원
목차
1. 실험목적
2. 관련이론
3. 실험기구
4. 실험방법
5. 실험결과
6. 결론 및 검토
본문내용
1. 실험목적
저항과 커패시터로 이루어진 회로에서 커패시터에 인가되는 전압의 시간적인 변화를 관측하고 회로의 시간상수를 구한다.
2. 실험이론
*커패시터
전기 회로에서 전기 용량을 지니고 있는 전기적 위치 에너지를 저장하는 장치. 축전기 내부는 두 도체판이 떨어져 있는 구조, 사이에는 보통 절연체. 각 판의 표면과 절연체의 경계 부분에 전하가 비축, 양 표면에 모이는 전하량의 크기는 같지만 부호는 반대. 두 도체판 사이에 전압을 걸면 음극에는 (-)전하가, 양극에는 (+)전하가 유도되는데, 이로 인해 전기적 인력이 발생. 이 인력에 의하여 전하들이 모여짐으로 에너지가 저장
커패시터와 저항으로 이루어진 회로에서 커패시터가 충전되는 동안 회로에 흐르는 전류는 키르히호프의 법칙을 적용
< 중 략 >
3. 실험기구
- 커패시터의 충방전 실험장치,S-CA 시스템, 랩탑컴퓨터
4. 실험방법
1 .커패시터 충방전 실험장치와 S-CA 시스템을 준비
참고 자료
없음