[A+] 중앙대 아날로그 및 디지털회로 설계실습6 위상 제어 루프(PLL) 예비보고서
- 최초 등록일
- 2021.09.06
- 최종 저작일
- 2020.10
- 9페이지/ MS 워드
- 가격 1,000원
소개글
"[A+] 중앙대 아날로그 및 디지털회로 설계실습6 위상 제어 루프(PLL) 예비보고서"에 대한 내용입니다.
목차
1. 실습 목적
2. 실습 준비물
3. 설계실습 계획서
본문내용
6-1. 실습 목적
위상 제어 루프 회로의 이론을 학습하고 간단한 위상 제어 루프 회로를 구성하여 주파수 등기화(Phase Locking) 원리를 이해한다.
6-2. 실습 준비물
부품
저항 100Ω, 1/2W, 5% : 3개
저항 1kΩ, 1/2W, 5% : 2개
저항 5.1kΩ, 1/2W, 5% : 1개
저항 10kΩ, 1/2W, 5% : 2개
저항 20kΩ, 1/2W, 5% : 3개
커패시터 10nF, ceramic disk : 1개
커패시터 100nF, ceramic disk : 1개
커패시터 1uF : 2개
Op amp. UA741 : 3개
Inverter 74HC04 : 1개
XOR gate 74HC86 : 1개
BJT 2N3904 : 1개
사용장비
오실로스코프(Oscilloscope) : 1대
브레드보드(Bread board) : 1개
함수발생기(Function generator) : 1대
파워서플라이(Power supply) : 1대
점퍼선 : 다수
6-3. 설계실습 계획서
6-3-1 위상 제어 루프의 용도
이론부의 위상 제어 루프를 이해하여 요약, 설명하고 실제 사용되는 분야에 대해서 설명한다.
위상 제어 루프는 전압 제어 발진기의 출력 위상을 입력 신호의 위상과 비교하여 두 입력의 위상 차이를 가지고 전압 제어 발진기를 제어하는 피드백 시스템이다. 위상 검출기(Phase Detector), 루프 필터(Loop Filter)와 가변 발진기(Voltage Controlled Oscillator), 총 3개의 기본 요소를 가진다. 위상 검출기는 발진기의 입력과 출력 파형의 위상을 비교하여 그 차이에 해당하는 파형을 출력한다. 이를 바로 VCO의 입력에 연결하면 VCO의 주파수가 주기적으로 변하는 모양이 될 것이다. 위상 검출기에서 검출된 신호는 R과 C로 구성된 Low Pass Filter를 통과하면서 직류에 가까운 전압으로 변환된다. 가변 발진기는 제어 신호의 크기에 따라 출력되는 주파수가 변하는 발진 회로이다.
전압 제어 발진기의 출력과 기준 신호가 위상 검출기에 인가되면 위상 차이에 해당되는 파형이 루프 필터에 인가된다.
참고 자료
없음