[A+]설계실습6 Common Emitter Amplifier 설계 예비보고서
- 최초 등록일
- 2022.03.02
- 최종 저작일
- 2021.03
- 11페이지/ 어도비 PDF
- 가격 1,000원
소개글
"[A+]설계실습6 Common Emitter Amplifier 설계_예비보고서"에 대한 내용입니다.
목차
1. 목적
2. 준비물 및 유의사항
3. 설계실습 계획서
3.1 Emitter 저항을 삽입한 Common Emitter Amplifier 설계
3.2 설계한 Amplifier의 측정 및 특성 분석
본문내용
1. 목적
sig = 50Ω, RL = 5kΩ, VCC =12V인 경우, β=100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(υo/υin)이 –100 V/V이며 emitter 저항 사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가한다.
2. 준비물 및 유의사항
Function Generator : 1대
Oscilloscope(2channel) : 1대
DC Power Supply(2channel) : 1대
DMM : 1대
NPN Transistor 2N3904 TO-92(Fairchild) : 2개
Variable Resistor 가변저항 100 kΩ : 5개
Variable Resistor 가변저항 500 Ω : 2개
Capacitor 10 uF : 3개
3. 설계실습 계획서
3.1 Emitter 저항을 삽입한 Common Emitter Amplifier 설계
* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다. 위 회로와 같이 emitter저항을 사용한 Common Emitter Amplifier에서 Rsig=50Ω, RL=5kΩ, VCC=12V인 경우, β=100인 BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(υo/υin)이 –100 V/V인 증폭기를 설계하려한다.
(A) Early effect를 무시하고 이론부의 overall voltage gain(υo/υsig) Gv에 대한 식으로부터 출발하여 부하저항 RL에 최대전력이 전달되도록 RC를 결정하라.
overall voltage gain은 다음과 같다.
참고 자료
없음