[A+][중앙대학교 전자회로설계실습] 실습11 Push-Pull Amplifier 설계 예비보고서
- 최초 등록일
- 2022.04.15
- 최종 저작일
- 2021.06
- 8페이지/ 한컴오피스
- 가격 1,000원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
"[A+][중앙대학교 전자회로설계실습] 실습11 Push-Pull Amplifier 설계 예비보고서"에 대한 내용입니다.
목차
1. Classic Push-Pull Amplifier 특성
2. Feedback loop와 OP-amp를 이용한 Push-Pull Amplifier 특성
3. Push-Pull Amplifier Power dissipation
본문내용
* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다. 위 왼쪽 회로와 같이 설계한 Push-Pull Amplifier에서 RL= 100 Ω, VCC= 12 V로 하여, Dead zone과 Crossover distortion을 확인하려고 한다.
(A) 그림 1(a) 회로를 simulation하기 위한 PSpice schematic을 그리되, BJT 를 제외하고 부하저항을 100Ω으로 놓고, Simulation Profile에서 Analysis type을 DC Sweep으로 설정하고서 DC 전압원의 값을 –12 V에서 +12 V까지 0.001 V의 증분으로 증가시킴에 따라 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 확인하라.
DC 전압원의 값을 –12 V에서 +12 V까지 0.001 V의 증분으로 증가시킴에 따라 부하저항 양단의 출력전압이 선형적으로 증가하다가, -1V ~ 1V 구간에서 출력전압이 0V가 되고, 이후 다시 출력전압이 증가하는 모습을 확인할 수 있다.
(B) 단계 (a) 에서 얻어진 transfer characteristic curve를 보면 입력전압의 절대값이 특정전압 이상이 되지 않으면 출력전압이 0에서 미동도 하지 않는 Dead zone이 보인다. 이러한 현상을 발생하는 이유를 설명하라.
⇒ 입력전압이 –-V_EBP <V_I <V_BEN일 때 Push-Pull 증폭기를 이루고 있는 두 개의 BJT 인 NPN BJT, PNP BJT 가 모두 꺼진 상태로 동작하여 출력전압은 입력전압에 상관없이 V_O = 0이 되기 때문이다.
참고 자료
없음