중앙대 전전 전자회로설계실습 예비보고서 Common Emitter Amp
- 최초 등록일
- 2023.03.01
- 최종 저작일
- 2022.03
- 11페이지/ 어도비 PDF
- 가격 1,000원
소개글
"중앙대 전전 전자회로설계실습 예비보고서 Common Emitter Amp"에 대한 내용입니다.
목차
3.1 Emitter 저항을 삽입한 Common Emitter Amplifier 설계
3.2 설계한 Amplifier의 측정 및 특성 분석
본문내용
3. 설계실습 계획서
3.1 Emitter 저항을 삽입한 Common Emitter Amplifier 설계
* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.
<중 략>
(I) Gain은 출력이 입력과 닮은꼴 일 때만 의미가 있다. 그러나 위와 같이 입력전압 이 20mVpp인 경우 출력파형이 왜곡(distortion) 되므로 gain의 의미가 없어진다. 입력신호의 크기를 줄이기 위하여 ��� 단자와 접지 사이에 50Ω보다 작은 저항 �� 를 연결한 회로에 대하여 ����/|����| 가 95%이상이 되도록 저항을 PSPICE로 구한다. 이 저항과 function generator 출력저항 50Ω은 voltage divider가 되어 증폭기의 입력전압이 낮아지므로 overall voltage gain은 작아지나 amplifier gain은 변하지 않는다.(2차 설계 완료) 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. 반올림하여 유효숫자 세 개로 다음 표를 작성하라.
<중 략>
(A) 100 kHz, 20 m��� 사인파를 이 증폭기에 인가하려면 function generator의 출력전압(���)을 얼마로 설정해야 하는가? 앞의 “Oscilloscope와 Function Generator”에서 설명한 바와 같이 function generator의 출력단자에 부하 �� = ��� 을 연결했을 때 이 저항에 걸리는 전압의 peak-to-peak값이며 function generator의 내부에서는 그 두 배의 전압이 발생되고 있음을 명심하 라! 출력전압을 10mVpp 로 설정해�한다. Function Generator의 내부에서 두배의 전압으로 발생시키기 때문이다. 10mVpp로설정해� 20mvpp라는 결과를 얻을 수 있다. (B) 입력신호의 주파수가 100 kHz일 때, (h)의 회로에 대한 입력과 출력전압을 동시에 화면에서 관측하려면 수평축은 몇 ㎲/DIV로 설정할 것인가? CH1과 CH2의 수직축은 각각 몇 V/DIV로 설정할 것인가?
참고 자료
없음