논리회로 실험 결과 - 64-bit IC RAM-type 7489 , 2-bit RAM
- 최초 등록일
- 2007.11.13
- 최종 저작일
- 2007.11
- 10페이지/ 한컴오피스
- 가격 3,000원
소개글
논리 회로 실험 (RAM) 입니다.
2비트 램과 64비트램의 구동에 관한 자세한 기술과
램에대한 내용설명 실험 사진, PSPICE 회로도, TABLE값 모두 기재되어 있습니다.
램에 대한 원리부터 실험까지 종합하여 놓았습니다.
램에 대한 내용 정리
2비트 램 구동 및 실험 ( 실험사진 , 피스파이스, 테이블 포함)
64비트 램 구동 및 실험 ( 실험사진, 피스파이스, 테이블 포함)
목차
실험 (1) 2-bit RAM
§이론
①회로구성
②실험 분석(구동 + 분석)
실험 2. 64-bit IC RAM-type 7489
①회로구성(구동)
②실험 분석
본문내용
§이론
RAM은 어떤 메모리어드레스가 다른 위치의 어드레스처럼 쉽게 엑세스할 수 있음을 뜻하는 랜덤액세스메모리 (random-access memory)를 나타낸다. RAM이란 용어를 반도체 메모리에 사용한다면, 일반적으로 RWM(R/W memory)의 뜻을 취한다.
RAM은 컴퓨터에서 프로그램과 데이터의 임시저장소로 사용된다. RAM어드레스의 내용은 컴퓨터가 프로그램을 수행함에 따라 읽고 쓰여질 것이다.
RAM의 큰 약점은 휘발성이어서 전원이 차단되거나 꺼져버리면 저장된 정보를 잃는 다는 것이다. 그러나 주 전원이 차단될 때마다 배터리에서 전원을 공급받는 몇 CMOS RAM들은 준비모드에서 적은 양의 전원을 사용한다. RAM의 주 장점은 빠르게 읽고 쓰여질 수 있다는 것이다.
① RAM의 구조
RAM은 레지스터, 데이터 워드, 어드레스로 구성되어 있다. 그림은 4비트 64워드를 저장하는 RAM의 구조이다. 이 워드들은 0에서 63 사이의 어드레스를 갖는다. 64어드레스 중 하나를 선택하기 위하여, 2진어드레스코드가 디코더회로에 적용된다. 64=이므로, 디코더는 6비트 입력코드를 요구한다. 각 어드레스코드에 대응하는 레지스터를 인에이블 하는 특별한 디코더 출력이 나오게 된다.
② 읽기동작
어드레스코드는 메모리칩내의 한 레지스터에서 가져온다. 선택된 레지스터의 내용을 읽기 위하여, READ/WRITE() 입력은 1이어야 한다. 또한, CHIP SELECT(CS)입력은 1의 상태가 되어야 한다. =1 이고 CS=0의 조합에 의해 출력버퍼가 인에이블된다. 그래서 선택된 레지스터의 내용은 4개의 데이터출력에 나타나게 될 것이다. 또한 =1은 입력버퍼를 디스에이블 시키므로 읽기 동안 데이터입력은 메모리에 아무런 영향을 주지 않는다.
③ 쓰기동작
새로운 4비트 워드를 선택된 레지스터에 쓰기 위해서는 =0이고 CS=0로 되도록 하여야 한다. 이 조합에 의해 입력버퍼가 인에이블 되고, 4비트 워드는 선택된 레지스터에 로드될 데이터입력으로 공급된다. =0은 또한 출력버퍼를 디스에이블 시켜서 데이터 출력은 쓰기동작 동안에 HI-Z상태에 있게 된다. 물론 쓰기동작은 어드레스에 저장되어 있는 데이터를 파괴한다.
참고 자료
없음