• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

마이크로프로세서 4비트 설계(맥스플러스)

*영*
최초 등록일
2008.01.15
최종 저작일
2008.12
22페이지/파워포인트파일 MS 파워포인트
가격 3,000원 할인쿠폰받기
다운로드
장바구니

소개글

맥스플러스를 이용한 가산기,감산기,멀티플렉서,곱셈기,ALU설계

목차

전가산기 설계 (동작원리)
1 비트 전가산기 설계 (회로)
1 비트 전가산기 설계 (심볼)
1 비트 전가산기 설계 (시뮬레이션)
4비트 Full Adder 설계 (회로)
4비트 Full Adder 설계 (심볼)
4비트 2진 곱셈기
2진 곱셈기의 원리
4비트 2진 곱셈기의 논리연산 블록도
4비트 2진 곱셈기의 회로도
4비트 2진 곱셈기 컴파일중 오류발생
산술논리연산장치(ALU)설계
4비트 ALU의 동작원리
산술논리연산장치 ALU 설계
Multiplexer 설계 (동작원리)
산술논리연산장치 ALU 설계 (4×1 Multiplexer)
4×1 Multiplexer 심볼 및 시뮬레이션
1 Bit ALU 설계,심볼 및 시뮬레이션
4 Bit ALU 회로,심볼

본문내용

*전가산기 설계 (동작원리)
컴퓨터 내에서 2진 숫자(비트)를 덧셈하기 위한 논리 회로의 하나이다. 전가산기는 3개의 디지털 입력(비트)을 받고, 2개의 디지털 출력(비트)을 생성한다. 컴퓨터는 전가산기를 반가산기라고 하는 2개의 입력 회로와 조합시켜, 동시에 4개 비트 또는 그 이상의 덧셈을 할 수 있다.
*4비트 2진 곱셈기
2진수의 곱셈은 10진수에서와 동일한 방법으로 이루어진다. 피승수(multiplicand)를 최하위 비트에서 시작하는 승수(multiplier)의 각 비트에 곱한다. 이러한 각각의 곱셈이 하나의 부부분곱(partial product)을 생성한다. 연속적인 부분곱이 한 자리씩 왼쪽으로 이동하고, 마지막 곱은 부분곱의 합에서 얻을 수 있다.
*산술논리연산장치(ALU)설계
산술논리연산장치는 여러가지 연산들을 하는 조합논리회로로서 산술연산과 논리 연산을 수행한다.
ALU의 기본기능으로 2진 덧셈과 뺄셈, 논리연산,보수연산등이 있다.
산술연산
- 연산의 대상이 되는 숫자     정수, 부동 소수점 수(실수), 2 진화 10 진수  -데이터의 표현     대부분의 컴퓨터는 2의 보수 체계로서 연산을 실행  -산술 논리 연산 장치(ALU)     2개의 입력 단자와 1개의 출력 단자로 구성

참고 자료

없음

자료후기(1)

*영*
판매자 유형Bronze개인

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
탑툰 이벤트
마이크로프로세서 4비트 설계(맥스플러스)
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
AI 챗봇
2024년 06월 02일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:46 오후
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기