마이크로프로세서 4비트 설계(맥스플러스)
- 최초 등록일
- 2008.01.15
- 최종 저작일
- 2008.12
- 22페이지/ MS 파워포인트
- 가격 3,000원
소개글
맥스플러스를 이용한 가산기,감산기,멀티플렉서,곱셈기,ALU설계
목차
전가산기 설계 (동작원리)
1 비트 전가산기 설계 (회로)
1 비트 전가산기 설계 (심볼)
1 비트 전가산기 설계 (시뮬레이션)
4비트 Full Adder 설계 (회로)
4비트 Full Adder 설계 (심볼)
4비트 2진 곱셈기
2진 곱셈기의 원리
4비트 2진 곱셈기의 논리연산 블록도
4비트 2진 곱셈기의 회로도
4비트 2진 곱셈기 컴파일중 오류발생
산술논리연산장치(ALU)설계
4비트 ALU의 동작원리
산술논리연산장치 ALU 설계
Multiplexer 설계 (동작원리)
산술논리연산장치 ALU 설계 (4×1 Multiplexer)
4×1 Multiplexer 심볼 및 시뮬레이션
1 Bit ALU 설계,심볼 및 시뮬레이션
4 Bit ALU 회로,심볼
본문내용
*전가산기 설계 (동작원리)
컴퓨터 내에서 2진 숫자(비트)를 덧셈하기 위한 논리 회로의 하나이다. 전가산기는 3개의 디지털 입력(비트)을 받고, 2개의 디지털 출력(비트)을 생성한다. 컴퓨터는 전가산기를 반가산기라고 하는 2개의 입력 회로와 조합시켜, 동시에 4개 비트 또는 그 이상의 덧셈을 할 수 있다.
*4비트 2진 곱셈기
2진수의 곱셈은 10진수에서와 동일한 방법으로 이루어진다. 피승수(multiplicand)를 최하위 비트에서 시작하는 승수(multiplier)의 각 비트에 곱한다. 이러한 각각의 곱셈이 하나의 부부분곱(partial product)을 생성한다. 연속적인 부분곱이 한 자리씩 왼쪽으로 이동하고, 마지막 곱은 부분곱의 합에서 얻을 수 있다.
*산술논리연산장치(ALU)설계
산술논리연산장치는 여러가지 연산들을 하는 조합논리회로로서 산술연산과 논리 연산을 수행한다.
ALU의 기본기능으로 2진 덧셈과 뺄셈, 논리연산,보수연산등이 있다.
산술연산
- 연산의 대상이 되는 숫자 정수, 부동 소수점 수(실수), 2 진화 10 진수 -데이터의 표현 대부분의 컴퓨터는 2의 보수 체계로서 연산을 실행 -산술 논리 연산 장치(ALU) 2개의 입력 단자와 1개의 출력 단자로 구성
참고 자료
없음