[Pspice] op amp 를 이용한 반전 증폭기 및 리미터 설계
- 최초 등록일
- 2008.10.07
- 최종 저작일
- 2008.09
- 5페이지/ 한컴오피스
- 가격 1,500원
소개글
전자회로 과목의 설계 과제였습니다.
pspice를 이용한 회로도 구성인데 opamp 소자를 이용한 반전증폭기와
리미터를 설계하는 것입니다..
많은 분에게 도움이 되었으면합니다..
목차
(1) 설계 배경 및 목표
(2) 설계 제약 조건
1) OP AMP를 이용한 반전 증폭기 작성
2) 다이오드를 이용한 리미터 회로 작성
(3) 설계과정 중 결정
1) 반전증폭기 설계
2) 다이오드를 이용한 리미터회로
(4) 회로도 &시뮬레이션 결과
1) 반전증폭기 회로도& 시뮬레이션결과
2) 리미터 회로도 & 시뮬레이션 결과
본문내용
설계의 목표는 P-spice를 이용한 op amp를 이용한 반전 증폭기 설계 및 diode를 이용한 리미터 회로도 작성하는 하고 시뮬레이션 하는 것입니다.
OP AMP(operational Amplifier)란 연산증폭기로서 전압소스에 대하여 출력 전압이 제어되는 전자장치입니다. 또한 전압, 전류원에 대한 전류제어에서도 사용됩니다.
OP AMP를 이용해 반전 증폭기를 구성하며, 이 반전 증폭기의 회로 이득 -10V/V를 얻을 수 있는 회로를 작성하는 것이 첫 번째 목표라 하겠다.
두 번째 목표는 다이오드를 이용하여 리미터 회로를 설계하는 것이다.
리미터 회로란 변수의 전기적인 변화를 일정 값 이하로 제한하는 회로이다. 입력신호에 대한 리미터레벨을 설정하는 저항과, 상기 설정한 리미터레벨을 초과하지 않는 신호가 입력되었을 때는 입력단과 출력단을 전기적으로 연결시키고, 리미터레벨을 초과하는 신호가 입력되었을 때는 입력단과 출력단을 전기적으로 분리시켜주는 다이오드를 포함하여 구성되는 리미터회로를 작성 하는 것이 목표라 하겠다.
(2) 설계 제약 조건
1) OP AMP를 이용한 반전 증폭기 작성
① 저항기 4개를 이용하여 회로를 구성.
② 회로 이득이 -10V/V 가 될 수 있도록 회로를 구성 한다.
③ 저항 R2와 R3는 병렬로 연결 한다.
④ 원하는 회로이득을 얻기 위해서 저항을 알맞은 값으로 설정한다.
⑤ 이상적인 증폭기라고 가정한다.
참고 자료
전자회로 설계