OP-Amp를 응용한 함수발생기 프로젝트 보고서
- 최초 등록일
- 2008.12.29
- 최종 저작일
- 2008.09
- 13페이지/ 한컴오피스
- 가격 3,000원
소개글
OP-Amp를 응용한 함수발생기 프로젝트 보고서입니다.
목차
반도체 회로 실험 Project
OP-Amp를 응용한 함수발생기
1. 설계 목적
2. 설계 배경 이론
■ OP-Amp란?
(1) 이상적인 연산증폭기
① 이상적인 연산증폭기의 요건
② 연산 증폭기의 특징
③ 가상 접지 ( virtual ground )
(2) 반전 증폭기 및 비반전 증폭기
① 반전 증폭기
② 비반전 증폭기
(3) 가산기 회로
(4) OP-AMP의 전기적 특성
① OP-AMP의 직류 특성
a. 입력 임피던스
b. 출력 임피던스
c. 입력 오프셋전압
d. 입력 바이어스전류
e. 입력 오프셋 전류
f. 동상신호 제거비
② OP-AMP의 교류 특성
3. 설계 내용 및 분석
① 함수발생기
② 회로도 설계
③ 결과
4. 조원 별 역할 분담 및 설계 추진 일정
5. 소요 부품 및 예산
6. 문제점 및 향후 목표
본문내용
1. 설계 목적
기초를 이해하고 전자회로를 설계하여, 기본적인 반도체 회로를 이해와 회로의 구성도의 정의를 통해 OP-Amp의 특성을 이해한다. 또한, OP-Amp의 특성 및 원리를 파악하고, 응용하여 함수 발생기를 설계해 보면서 실험 결과를 통한 이론적 결과와 일치하는지를 확인해 본다.
2. 설계 배경 이론
■ OP-Amp란?
Operational Amplifier의 약자로서 연산 증폭기를 말한다.
(1) 이상적인 연산증폭기
연산 증폭기는 두 개의 입력단자와 한 개의 출력단자를 갖는다. 연산증폭기는 두 입력단자 전압간의 차이를 증폭하는 증폭기이기에 입력 단은 차동증폭기로 되어있다. 연산증폭기를 사용하여 사칙연산이 가능한 회로 구성을 할 수 있으므로, 연산자의 의미에서 연산증폭기라고 부른다. 연산증폭기를 사용하여서 미분기 및 적분기를 구현할 수 있다. 연산증폭기가 필요로 하는 전원은 기본적으로는 두 개의 전원인 +Vcc 및 -Vcc 가 필요하다. 물론 단일 전원만을 요구하는 연산증폭기 역시 상용화되어 있다. 신호 증폭을 위한 주 증폭기의 종류로는 전압 증폭기와 전류증폭기가 있지만 여기서는 전압증폭기만을 취급한다.
① 이상적인 연산증폭기의 요건
전자소자의 동작 특성을 이해하기 위한 초기가정은 먼저 이상적이라고 가정하는 것 이다. 물론 이상적인 것은 실제적인 것과는 항상 차이가 나기 마련이지만, 이상적인 경우의 동작특성을 이해하는 것은 매우 중요하다. 왜냐하면 이상적 가정 하에 모든 것이 단순해지기 때문이다. 그리고 이상적 동작특성은 실제적인 전자소자가 무엇을 궁극적인 목표로 하는 가를 알려 주기 때문이다.
다음 조건을 만족하는 연산증폭기를 이상적인 연산증폭기라고 부른다.
참고 자료
없음