• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(3,380)
  • 리포트(2,673)
  • 자기소개서(589)
  • 시험자료(71)
  • 방송통신대(27)
  • 논문(12)
  • ppt테마(4)
  • 이력서(3)
  • 서식(1)

"기초전자실험설계" 검색결과 81-100 / 3,380건

  • 워드파일 기초전자공학실험 키르히호프의 법칙, 전압분배회로, 전지의 내부저항, 설계 과제
    따라서 건전지를 사용할수록 내부저항이 커지며, 전압손실의 값이 커진다는 것을 알 수 있다. 5.참고문헌 서강대학교 기초 전자공학 실험2주차 실험교재(실험6 이론 부분) 설계 과제 결과 ... 설계 회로 3)실험 결과 및 분석 우선 각각의 저항에 걸리는 전압과 전류 및 오차율을 표로 정리하면 다음과 같다. ... 1)설계 과제 주제 같은 저항 값을 갖는 저항 소자를 이용하여 전압을 6:4:3으로 분배할 수 있는 회로를 설계하고 회로에 흐르는 전압과 전류를 측정한 뒤 이론 값과 비교하기 2)
    리포트 | 10페이지 | 1,000원 | 등록일 2011.07.05
  • 워드파일 [기초 전자공학 실험] BJT 바이어스 회로 설계 결과 레포트
    [1] 실험 목적 콜렉터 피드백, 이미터 바이어스, 전압분배기 바이어스회로를 설계한다. [2] 실험 장비 . 계측장비 : DMM . ... 이미터에 저항이 있는 회로 설계 시, VE=1/4 VCC~1/10 VCC의 조건을 충족해야 하는데, 이번 이미터 바이어스 실험에서는 VE=0.1 VCC의 조건을 사용하여 설계하였다. ... 콜렉터 피드백과 이미터 바이어스 회로 설계 실험은 공통적으로 크게 세단계의 순서로 하였는데, 첫 번째는 100kΩ 저항과 1MΩ 전위차계를 최대로 놓고 직렬로 연결한 다음, RC에
    리포트 | 7페이지 | 1,000원 | 등록일 2010.03.21
  • 한글파일 [전기전자기초실험] 기본 논리 게이트 설계 실험 예비보고서
    학 과 학 년 학 번 분 반 실험조 성 명 전기전자공학 2학년 전기전자공학 2학년 ① 게이트들을 트랜지스터로 구현하는 방법 - 게이트들을 ... MOS는 크게 n-MOS와 p-MOS로 나누어지며, 이것은 트랜지스터에서 전류를 흐르게 하는 캐리어가 전자(electron)이냐 정공(hole)이냐에 따라 구분되어 진다. ... 전자가 트랜지스터 전류에 큰 기여를 하는 소자를 n-MOS 또는 n-channel MOS라고 하며, 정공이 트랜지스터 전류에 큰 기여를 하는 소자를 p-MOS 또는 p-channel
    리포트 | 4페이지 | 1,000원 | 등록일 2009.07.29
  • 한글파일 [전기전자기초실험] 기본 논리 게이트 설계 실험 결과보고서
    학 과 학 년 학 번 분 반 실험조 성 명 전기전자공학 2학년 전기전자공학 2학년 6) 실험과정 및 결과측정 - AND 게이트 실험 A B ... 그 이유는 트랜지스터로 쉽게 만들어지며 모든 논리함수가 NAND와 NOR 게이트의 조합으로써 쉽게 설계가 가능하기 때문이다. ④ 게이트의 팬인(fan-in)과 팬아웃(fan-out) ... 또 처음에 하나의 게이트 실험 회로를 완성해 놓으니 나머지 실험들은 그 회로를 크게 바꾸지 않고 덧붙이거나 인버터를 붙여서 만들면 되는 것이어서 비교적 쉽게 회로를 구성할 수 있었던
    리포트 | 3페이지 | 1,000원 | 등록일 2009.07.29
  • 파일확장자 [전기전자기초실험]10장 - 플립플롭과 카운터 설계 실험 [예비&결과]
    R-S latch는 S와 R의 입력으로 저장할 값을 입력한 다음 R와 S를 0으로 입력함으로써 이전 입력을 저장하게 되어 있다. 위의 Truth table은 로 나타낼 수 있다. ◎Level sensitive R-S latchR-S latch의 입력 부분에 추가로 A..
    리포트 | 6페이지 | 1,000원 | 등록일 2010.12.08
  • 한글파일 10진 카운터 설계 기초 전기전자 실험
    10진 카운터 회로 과목 전기전자실험 교수님 황수용교수님 학과 전자정보공학과 학번 02163837 이름 문정일 조 6조 제 출 날 짜 2006년12월5일 10진 카운터 설계실험의 ... Capacitor 0.1uF 10uF ● 실험 내용과 방법 1. 회로1과 같은 회로를 구성한다. ... 목표 -10진 카운터 이상, PCB size 10×10(Cm)이내, Power DC±15 이내, S/N : 90% 이상의 회로를 설계하여라. ● 기본 이론 1 디지탈(Digital
    리포트 | 7페이지 | 1,000원 | 등록일 2007.06.22
  • 워드파일 기초전자공학실험 직렬 공진의 특성, 병렬 공진 회로, 미, 적분 회로, 설계 과제
    기초전자공학실험 1. 제목: 실험22. 직렬공진의 특성 2. 실험결과 (1) RF 신호발생기의 조작 표 22-1. 신호발생기의 실험. ... 참고문헌 12주차 실험교재 실험 23의 이론 및 실험 순서 부분 1. 제목 실험 24. 미, 적분 회로 2. ... 참고문헌 : 12주차 실험교재, 실험 24의 이론 및 실험 순서 부분 6.
    리포트 | 16페이지 | 1,000원 | 등록일 2011.07.04
  • 한글파일 기초전자공학실험설계2 최종 텀 (AVR을 이용한 로봇청소기)
    기초전자공학실험설계2 실험날짜: 2007, 12. 22 Contents 1. Title 2. Name 3. Object 4. ... 모터 드라이브 회로도의 경우 LMD18200T 데이터시트에 존재하는 TEST CIRCUIT을 기초로 하여 제작하였고, 오른쪽과 왼쪽에 각각 모터 1개씩을 제어할수 있는 PWM/DIR이
    리포트 | 24페이지 | 5,000원 | 등록일 2010.10.23
  • 워드파일 기초전자공학실험 테브난 노턴의 정리, 설계과제(서강대 6주차 보고서)
    기초전자공학실험 1. 제목 : 실험 12. 테브난 노턴의 정리 2. ... 참고문헌 서강대학교 기초 전자공학 실험 6주차 실험교재(이론 부분) Basic Engineering Circuit Analysis, ninth edition, J.DAVID IRWIN ... 설계 문제 1.
    리포트 | 12페이지 | 1,000원 | 등록일 2011.07.05
  • 워드파일 기초전자공학실험 분류 배율기, 브리지 회로 ,설계과제 (서강대 4주차 보고서)
    참고문헌 서강대학교 기초 전자공학 실험4주차 실험교재 이론 부분 설계과제 보고서 이름 : 학번 : 1. ... 설계 문제 휘트스톤브리지 회로를 구성하 ... 설계 문제 전압 분배 회로를 이용하여 5V의 전압원(입력전압 DC 15V)을 설계하고 등가회로를 구하시오. 단, 등가회로는 구현하지 말고 회로의 값만 확인하시오.
    리포트 | 11페이지 | 1,000원 | 등록일 2011.07.05
  • 파일확장자 [전기전자기초실험]기본 논리 게이트 설계 실험 결과보고서
    ① 여러 종류의 IC에 대해 소비 전력과 스위칭 속도 등을 조사 비교해 보시오. ② 여러 게이트가 연결될 때, 1일 때와 0일 때의 전류의 흐름과 크기에 대해서 알아보시오.③ 실제의 사용에서 AND, OR 게이트보다 NAND, NOR 게이트가 더 많이 사용되는 이유에 ..
    리포트 | 9페이지 | 2,000원 | 등록일 2007.06.15
  • 한글파일 아주대학교 기초전기전자실험 과목-실험 12. 이미터 공통 증폭기의 설계 및 측정
    [실험에 대한 고찰] - 이번 실험기초전기전자실험 마지막 실험으로써 저항이 없어 PSPICE를 통해 몇가지의 실험을 하였습니다. ... 하지만 역방향 전압에서는 그 역할이 뒤바뀌었으므로 전류 이득이 낮아지는 것이다. 12.4.2 실험 12-2 : 트랜지스터 바이어스 회로 설계 1. ... 이미터 공통 증폭기의 설계 및 측정 12.4.1 실험 12-1 : curve tracer를 이용한 트랜지스터 특성 측정 및 SPICE 모델 변수 추출 1. curve tracer를
    리포트 | 7페이지 | 1,000원 | 등록일 2010.02.19
  • 파일확장자 [전기전자기초실험] Audio Amplifier 회로 설계 결과보고서
    ▶▶ Power Supply for an Audio Amplifier① 실험 과정에 따라 측정치와 질문에 대한 답안을 순서대로 기록하라.② 모의실험(PSPICE)과 실험 결과를 비교 ... 비교하고, 차이가 난다면 그 이유를 설명하라.④ 더 좋은 efficiency를 갖는 AC/DC converter를 구현할 수 있는 방법을 논의하라.▶▶ Audio Amplifier⑤ 실험 ... 과정에 따른 과제에 대한 해답을 기록하라.⑥ 모의실험(PSPICE)을 통하여 구현한 회로에서 Vout/Vin값을 다음에 제시된 순서에 따라 Bode Plot을 통하여 주파수 영역에서
    리포트 | 2페이지 | 2,000원 | 등록일 2007.06.15
  • 한글파일 연세대 전기전자 기초실험 8. 조합 회로 설계 실험 (결과보고서)
    조합 회로 설계 실험 학과 학년 학번 분반 실험조 성명 표 8-5. 7-세그먼트 디코더의 결과 입 력 출 력 A B C D a b c d e f g 0 1 0 1 . . . . . ... 그 후 Input을 적절히 변화시켜 우리가 설계한 부분이 잘 나오는지(0부터 9까지) 확인하였는데 별 문제 없이 출력값이 나오는 것을 볼 수 있었다. ... 실험 결과 보고서 실험 제목 : 8.
    리포트 | 5페이지 | 1,000원 | 등록일 2007.12.30
  • 한글파일 [전기전자기초실험]플립플롭과 카운터 설계 결과보고서
    전기전자기초실험 플립플롭과 카운터 설계 결과보고서 6. ... 예비보고를 통해 설계한 아래의 verilog HDL 코드를 이용하여 위의 실험과정을 반복하여 동작을 검증 1) JK Master/Slave 플립플롭 설계 및 검증 < Time Analysis을 ... 실험과정 및 결과 측정 6-1 JK 플립플롭 및 D 플립플롭의 설계 및 검증 1) JK 플립플롭 < Time Analysis을 통해서 입력에 따른 출력이 생성되기까지의 지연값 >
    리포트 | 8페이지 | 2,000원 | 등록일 2007.06.15
  • 워드파일 기초전자공학실험 RC회로의 리액턴스 측정, 캐패시터 회로, RC회로의 과도응답,RLC회로의 응답, 설계과제
    기초전자공학실험 1. 제목 : 실험 18. RC 회로의 리액턴스 측정 2. 실험결과 표 18-1. ... 또한 실험에 쓰인 저항의 오차도 고려해야 한다. 6. 참고 문헌 - 11주차 실험교재, 실험 19 이론 부분 7. ... Z의 실험값은 348.9옴이므로, 오차율은 4.57%이다. Vc의 실험값은 18V이다. 따라서 오차율은 0.96%이다. Vr의 실험값은 5.46V이다.
    리포트 | 18페이지 | 1,000원 | 등록일 2011.07.04
  • 워드파일 기초전자공학실험 멀티미터에 의한측정, 직렬및병렬회로, 수동소자의 규격판독법, 설계과제
    참고문헌 서강대학교 기초 전자공학 실험2주차 실험교재(이론부분) 설계 과제 결과 1)설계 과제 주제 3개 이상의 병렬 연결된 가지와 3개 이상의 직렬 연결된 저항을 포함하도록 하여, ... 하나의 전압원과 7개의 저항으로 구성된 임의의 회로 설계하기. 2)설계 회로 3)실험 결과 : 우선 각각의 저항에 걸리는 전압과 전류를 표로 정리하면 다음과 같다. ... 실험보고서 1. 제목 : 실험 1. 멀티미터에 의한 측정 2. 실험결과 - 과정 (1) 저항 측정 표 1-1. 저항 측정.
    리포트 | 12페이지 | 1,000원 | 등록일 2011.07.05
  • 한글파일 연세대 전기전자 기초실험 8. 조합 회로 설계 실험 (예비보고서)
    실험 예비 보고서 실험 제목 : 8. 조합 회로 설계 실험 학과 학년 학번 분반 실험조 성명 1. ... 디멀티플렉서의 구조와 동작 원리 이해 ② 인코더와 디코더의 원리 및 구성 방법 이해 ③ 멀티플렉서/디멀티플렉서, 인코더/디코더의 verilog 시뮬레이션 수행 및 FPGA Kit 실험 ... 수행 ④ 7-세그먼트 제어기의 동작 원리를 이해 ⑤ 7-세그먼트 제어기의 verilog 시뮬레이션 및 FPGA Kit 실험 수행 ① 다음 멀티플렉서의 기능을 조사하시오. - 2×1
    리포트 | 5페이지 | 1,000원 | 등록일 2007.12.30
  • 한글파일 연세대 전기전자 기초실험 9. 연산 회로 설계 실험 (결과보고서)
    연산 회로 설계 실험 학과 학년 학번 분반 실험조 성명 표 9-4. 4비트 덧셈기/뺄셈기의 진리표 입 력 출 력 Add/Subtract S3 S2 S1 S0 오버플로우 3 4 + 0 ... 실험 결과 보고서 실험 제목 : 9. ... 빠르나 여러 가지 조건을 고려해 보면 CSN이나 CSMT이 유용하다는 것을 알 수 있다. ④ MAX+PLUS II > Floorplan Editor를 통해서 FPGA의 I/O에 설계
    리포트 | 9페이지 | 1,000원 | 등록일 2007.12.30
  • 한글파일 연세대 전기전자 기초실험 프로젝트 - 4층 엘리베이터 컨트롤러 설계(Verilog 설계)
    기초 실험 프로젝트 실험 제목 : 설계 프로젝트II(4층 엘리베이터 컨트롤러 설계 실습) 학과 학년 학번 분반 실험조 성명 ▶▶ 프로젝트 개요 이번 프로젝트의 목표는 엘리베이터 설계 ... 먼저 예비보고서에 기초하여 엘리베이터 컨트롤러를 디자인하기 위해 동작 조합이나 기타 요소들에 대해 조사하고 실생활에 이용되는 엘리베이터의 여러 가지 동작 원리를 알아보았다. ... 이 프로젝트 보고서는 교재에 제시된 예비보고서와 결과보고서에 있는 문항에 기초하여 작성하였고 뒤에는 FSM 상태천이표와 상태도, 엘리베이터 컨트롤러 verilog code, 그리고
    리포트 | 15페이지 | 3,000원 | 등록일 2007.12.30
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
AI 챗봇
2024년 06월 10일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:28 오전
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기