• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(1,758)
  • 리포트(1,568)
  • 시험자료(77)
  • 서식(46)
  • 자기소개서(31)
  • 방송통신대(29)
  • 논문(6)
  • 기업보고서(1)

"가산기 보고서" 검색결과 1-20 / 1,758건

  • 한글파일 가산기 실험보고서
    실험보고서 가산기 1. 실험목적 본 실험을 통해 반가산기에 대해 알아본다. 전가산기에 대해 알아본다. 2비트 덧셈기에 대해 알아본다. 2. ... 실험방법 및 순서 5.1 예비보고에서 준비한대로 7400계열의 NAND 게이트들을 연결하여 반가산기를 구현하라. ... 이 때문에 반가산기로는 올바른 가산을 할 수 없으며, 두 개의 반가산기를 결합해야만 전가산기를 구성할 수 있다.
    리포트 | 8페이지 | 1,000원 | 등록일 2019.06.27 | 수정일 2020.05.01
  • 파일확장자 가산기, 감산기 실험보고서
    그러므로 Breadboard 내부의 도선 저항을 고려하지 않았기에 회로 내 실제 저항값과 이론적 저항 값의 차이로 인해 오차 발생이 존재하며, 이는 가산기와 감산기의 을 구하는데
    리포트 | 7페이지 | 1,000원 | 등록일 2023.01.18
  • 파일확장자 가산기, 감산기 예비보고서
    신호 증폭을 위한 주 증폭기의 종류로는 전압증폭기와 전류증폭기가 있지만 여기서는 전압증폭기만을 취급한다. ... 연산증폭기를 사용하여 사칙연산이 가능한 회로 구성을 할 수 있으므로, 연산자의 의미에서 연산증폭기라고 부른다. 연산증폭기를 사용하여서 미분기 및 적분기를 구현할 수 있다. ... 기초 이론연산 증폭기는 고 이득 전압증폭기이다. 연산 증폭기는 두 개의 입력단자와 한 개의 출력단 자를 갖는다.
    리포트 | 13페이지 | 1,000원 | 등록일 2023.01.18
  • 한글파일 가산기 설계 보고서
    가산기 설계보고서 목적 : 전가산기를 Schematic과 Verilog(VDHL)로 다양하게 설계하는 방법에 대해 설명하고, 각각의 차이점과 장단점을 비교하기 위함이다. ... 준비물 : DIGCOM-A1.2, Quartus Prime 15.1 전가산기의 진리표 x y z C S 0 0 0 0 0 0 0 1 0 1 0 1 0 0 1 0 1 1 1 0 1 0 ... [3-7]논리식을 유도를 이용한 설계 pin할당 input : 슬라이드 스위치(SW0~SW7) output : LED(D8~D15)핀 할당 전가산기의 논리식 S = x'y'z + x'yz
    리포트 | 5페이지 | 2,000원 | 등록일 2020.11.20
  • 한글파일 예비보고서(7 가산기)
    실험제목 : 가산기 - 예비보고서 1. 목적 이진 덧셈, 뺄셈 및 곱셈계산의 원리를 이해하고, 이를 구현하는 가산기, 감산기 및 승산기의 동작을 확인한다. 2. ... 이러한 단점을 보완할 수 있는 가산기로는 캐리 룩어헤드 가산기가 있다. (4) 직렬 가산기 직렬 가산기(serial adder)는 전가산기 하나만을 이용하여 N비트의 러 개의 입력을 ... B) Cin ▲ 그림 5 반가산기로 구현한 전가산기 그림 4(b)는 가산기에 대한 논리회로이다.
    리포트 | 9페이지 | 2,000원 | 등록일 2020.10.14
  • 한글파일 결과보고서(7 가산기)
    실험제목 : 가산기 - 결과보고서 [결과 및 고찰] (a) 반가산기 회 로 도 결 과 값 입 력 (a) 반가산기 BASC 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 회로 ... 전가산기와 반가산기의 기본적인 차이는 전가산기의 경우 캐리 입력이 있다는 점이다. 전가산기의 Sum은 두 입력 비트에 캐리 입력( Cin)을 더한 것이므로 A와 B의 Sum인 A? ... 반감삼기는 반가산기와 마찬가지로 두 개의 입력에 대한 감산기이다.
    리포트 | 5페이지 | 2,000원 | 등록일 2020.10.14
  • 한글파일 실험2. 가산기 예비보고서
    입력에 대한 출력전압을 측정하고 실험 결과 보고서 2번의 [표 2-4]에 기록하라. 5.3 실험과정 5.1과 5.2에서 구현한 반가산기와 전가산기를 연결하여 2비트 덧셈기를 완성하라 ... 그리고 입력에 대한 출력 전압을 측정하여 실험 결과 보고서 1번의 [표 2-3]에 기록하라(해당 회로는 실험과정 5.3에서 재사용하므로 해체하지 않는다.) 5.2 마찬가지로 전가산기를 ... 구현된 2비트 덧셈기의 동작을 확인하고 실험 결과 보고서 3번의 [표 2-5]에 입력과 출력 사이의 진리표를 실험결과 값으로 작성하라.
    리포트 | 5페이지 | 1,500원 | 등록일 2022.05.26
  • 한글파일 병렬가산기 설계 결과보고서
    논리회로설계 실험 결과보고서 #3 실험 3. 병렬가산기 설계 1. ... 만들어본 후 이번 실험에서 10비트 가산기를 만들어 보았는데, 가산기 자체의 구조가 전가산기를 연쇄적으로 이은 것이기 때문에 8비트 가산기에 전가산기 두개를 더 이어서 구현할 수 ... 구조적 모델링 구조적 모델링 내의 전가산기의 소스코드 10비트 병렬가산기에서 10개의 전가산기가 쓰인다는 구조적인 점을 이용하여서 전가산기 하나를 자료흐름 모델링으로 설계하고 이를
    리포트 | 5페이지 | 1,500원 | 등록일 2021.10.01
  • 한글파일 BCD 가산기 설계 결과보고서
    디지털시스템 설계 실습 7주차 결과보고서 학과 전자공학과 학년 3 학번 성명 ※BCD 가산기 설계 1. ... 설계는 두 입력을 4비트 가산기로 더한 후, 결과를 다시 BCD로 변환하는 과정을 구성한다. 2. 설계된 BCD 가산기를 컴파일, 시물레이션하라. ... 1 2 13(0XD) 1 3 14(0XE) 1 4 15(0XF) 1 5 16(0X10) 1 6 17(0X11) 1 7 18(0X12) 1 8 [표 3-31] 연습문제 1. 4비트 가산기
    리포트 | 3페이지 | 2,000원 | 등록일 2021.04.16 | 수정일 2024.01.29
  • 한글파일 디지털회로실험 가산기 결과보고서
    실험결과보고서 실험제목 실험2. 가산기 학과 전자공학과 학년 2 학번 조 성명 1. 실험과정 5.1의 결과를 다음의 표에 작성하라. ... 반가산기와 전가산기를 구성할 때 점프선의 연결이 굉장히 복잡했는데, 점프선의 부족으로 인해 마지막 실험은 하지 못했다. 반가산기는 2진수의 덧셈을 수행하는 논리회로이다. ... 고찰 이번 실험을 통해 2진수 시스템에서 반가산기와 전가산기에 대해 알아보고 NAND게이트를 통해 구현해보았다.
    리포트 | 4페이지 | 1,500원 | 등록일 2021.04.16
  • 한글파일 vhid 전가산기 이용 설계 보고서
    가산기 설계 실습 결과 보고서 ··················································································· ... (2개의 반가산기와 하나의 OR게이트로 구성된 전가산기) 전가산기는 위의 2개의 반가산기와 하나의 OR게이트로 구현할 수 있다. ... 」 두 가지 출력으로서 출력하는 전가산기는 반가산기(half-adder)에서는 고려되지 않았던 하위의 가산 결과로부터 올림수를 처리할 수 있도록 한 회로이며, 일반적으로는 가산기
    리포트 | 6페이지 | 1,500원 | 등록일 2020.12.11
  • 파일확장자 게이트회로와 가산기 예비, 결과보고서
    리포트 | 11페이지 | 1,000원 | 등록일 2019.12.09
  • 워드파일 Full adder VHDL 실습보고서(전가산기)
    논리회로설계실험 과 제 명 : 4bit FullAdder & subtractor 학 과 : 전자전기공학부 1.목적(Purpose) 이번실습에서는 4 bit Full adder(4비트 전가산기 ... 배경이론(Background) 1)Full adder (전가산기) 1비트의 2진수를 3개 더하는 논리회로이며, 2개의 값을 직접 입력 받고, 나머지 한 개는 Carry in/out의 ... 되는 4가지bit adder로 확장시키는 것은 Full adder 4개를 직렬로 연결시켜, 각각의 값을 순서대로 4비트로 나타내면 된다. 2) 4bit Full Adder(4비트 전가산기
    리포트 | 11페이지 | 2,000원 | 등록일 2020.12.20 | 수정일 2020.12.27
  • 한글파일 [논리회로실험] 가산기&감산기 예비보고서
    - 반가산기 2개를 사용하여 전가산기 구성 - S=A? ... 가산기 & 감산기 1. ... 실험목적 1) Logic gate를 이용해서 가산기와 감산기를 구성한다 2) 디지털 시스템의 기본 요소인 가산기와 감산기의 기본 구조 및 동작원리를 이해한다. 2.
    리포트 | 7페이지 | 1,000원 | 등록일 2021.04.06 | 수정일 2023.03.29
  • 워드파일 디지털 실험 7장(가산기,감산기) 결과보고서
    부호화 수의 가산기 설계를 완성한다. 2. ... 감,가산기를 이용하는데 7485 비교기를 사용하는 이유는 무엇인지, 나는 단지 추측할 뿐이었다. ... 회로가 복잡한 것도 한 몫 했지만, 7483 4비트 가산기의 이해를 하는데 시간이 너무 오래 걸렸다.
    리포트 | 6페이지 | 3,000원 | 등록일 2019.12.17
  • 워드파일 [A+] 연산 증폭기 가산기, 미분기, 적분기 회로 예비보고서
    가산기는 여러 신호들의 가산에 사용되고 가산기를 응용한 회로의 예시로는 아날로그 컴퓨터입니다. 또한 미분기, 적분기를 응용한 회로의 예시는 아날로그 신호 처리에 널리 사용됩니다. ... 회로 연산증폭기 연산 응용 회로 가산기 미분기 적분기 그림 6.1. ... 가산기의 경우 전압이 반전되지 않으므로 비반전 가산기라고도 불립니다. 연산 증폭기를 이용한 미분기에 대해서 설명하시오. 연산 증폭기를 이용한 적분기에 대해서 설명하시오.
    리포트 | 18페이지 | 2,000원 | 등록일 2023.11.24
  • 한글파일 [논리회로실험] 실험3. 가산기&감산기 결과보고서
    진리표는 예비보고서의 예상 결과 값과 동일하게 나왔다. * 실험 2 : 전가산기 1) 실험 과정 - 주어진 회로를 설계한다. - 출력 결과를 확인하고 진리표를 작성한다. 2) 실험 ... 진리표는 실험1과 마찬가지로 예비보고서의 결과 값과 동일하게 나왔다. * 실험 3 : 반감산기 1) 실험 과정 - 주어진 회로를 설계한다. - 출력 결과를 확인하고 진리표를 작성한다 ... 가산기 & 감산기 1.
    리포트 | 5페이지 | 1,000원 | 등록일 2023.03.28
  • 한글파일 디지털 회로 실험 - 실험2. 가산기 결과보고서
    결선에 앞서, 실험 이론 보고에서 두 가산기의 진리표를 작성하고 카르노맵을 이용해 식을 정리하여 결선하였다. 각 가산기의 설계도는 과 와 같다. ... 반가산기는 자리 올림 수(Cin)가 없는 경우를 반가산기라 하였고, 전가산기는 자리 올림 수(Cin)가 있는 경우를 전가산기라 하였다. ... 고찰 이 실험은 반가산기와 전가산기를 직접 결선해보고 결과를 확인하는 실험이었다. 앞선 실험에서 사용했던 NAND 게이트를 이용해서 반가산기와 전가산기를 결선하였다.
    리포트 | 8페이지 | 1,500원 | 등록일 2022.05.26
  • 한글파일 부경대학교 전자회로실험 보고서 가산기
    5.1 예비보고에서 설계한대로 7400계열의 NAND 게이트들을 연결하여 반가산기를 구현하라. ... 구현된 2비트 덧셈기의 동작을 확인하고 실험 결과 보고서 3번의 [표 6-12]에 입력과 출력 사이의 진리표를 실험결과 값으로 작성하라. ... 입력에 대한 출력전압을 측정하고 실험 결과 보고서 2번의 [표 6-11]에 기록하라.
    리포트 | 4페이지 | 2,500원 | 등록일 2020.06.03 | 수정일 2023.12.08
  • 한글파일 충북대학교 전자공학부 기초회로실험 반가산기와 전가산기 결과 보고서
    * 비고 및 고찰게이트들을 이용하여 가산기와 감산기를 만드는 실험을 하였다. ... 가산기를 만들면서 1+1의 계산의 경우 합의 값이 2가 되는데 이는 2진수에서 표기가 불가능하기 때문에 0이 되고 1이 올림(carry)가 되는 것을 확인 할 수 있었다. ... 반대로 감산기에서는 0-1과 1-0이 같은 결과인 1이 나오는 것을 확인 할 수 있었다. 0-1의 경우 보수가 되는데 회로에서 (-)가 표시 되지 않으므로 1을 빌려와서(borrow
    리포트 | 4페이지 | 2,000원 | 등록일 2020.07.27 | 수정일 2020.09.15
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
AI 챗봇
2024년 06월 10일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
4:39 오후
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기