• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(1,045)
  • 리포트(1,034)
  • 자기소개서(7)
  • 시험자료(3)
  • 논문(1)

"pspice 함수발생기" 검색결과 81-100 / 1,045건

  • 한글파일 접합, 제너다이오드 단자특성 실험
    기기 : 직류-전력 공급기, 함수 발생기, 멀티미터 ? 부품 : 저항기 - 510 OMEGA ,`1k OMEGA 다이오드 ? ... 시뮬레이션 결과에서 약간의 오차가 발생한 것을 알 수 있다. 8. 실험 고찰 이번 실험은 다이오드의 특성에 대해 알아보는 실험이었다. ... 그 결과 다이오드의 전압, 전류측정은 PSPICE의 결과값, 그래프와 비슷하게 측정이 되었다.
    리포트 | 7페이지 | 1,500원 | 등록일 2022.04.19 | 수정일 2022.04.23
  • 한글파일 [전기회로설계실습] 설계 실습 8. 인덕터 및 RL회로의 과도응답
    이에 따라 오차가 발생한 것으로 판단된다. ... PC의 EXCEL, 또는 PSPICE를 사용하여 계산된 파형을 그리고 제출하라. 실험결과와 계산결과를 정밀히 분석, 비교하라. ... Pspice 시뮬레이션 결과값 먼저, 시뮬레이션에 나온 파형과 실험을 통해 오실로스코프에 관찰되는 파형이 동일하다는 것을 확인할 수 있다.
    리포트 | 6페이지 | 1,500원 | 등록일 2023.08.18
  • 워드파일 시립대 전자전기컴퓨터설계실험1 4주차 결과리포트
    우리 조는 이번 실험을 할 때 함수발생기의 내부 저항을 High-z로 설정하고 실험을 하였는데 결과는 내부저항을 50옴으로 설정하고 실험을 하였을 때 보다 더 이론 값에 근접한 측정값을 ... Pspice를 이용해 여러 회로를 구현 해보면서 Pspice 사용이 조금은 익숙해진 것 같다. ... 결론 - 이번 실험을 통해 Pspice의 사용법에 대해 조사해보고 직접 회로를 구현해 시뮬레이션을 해보았다.
    리포트 | 8페이지 | 1,000원 | 등록일 2021.04.16
  • 파일확장자 중앙대학교 아날로그및디지털회로설계실습 설계실습 5. 전압제어 발진기 A+ 예비보고서
    1개IC UA741 Op amp : 2개* 사용장비오실로스코프(Oscilloscope) : 1대브레드보드(Breadboard) : 1개파워서플라이(Power supply) : 1대함수발생기 ... 실습목적 : Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인한다.5-2. ... (B) Simulation tool (PSPICE)을 이용하여 슈미트 트리거 (Vdd=+5V)의  가 2.5V가 되도록 회로를 설계 하시오.교재 ‘아날로그 및 디지털 회로 설계
    리포트 | 10페이지 | 1,000원 | 등록일 2022.09.15
  • 한글파일 전자회로실험 결과보고서4 정궤환 회로 Positive Feedback Amplifier
    또한 커패시터의 특성상 충전과 방전이 반복되기 때문에 주기 함수적 특성을 지닌다는 것도 확인할 수 있었다. wave함수를 넣어주지 않았는데 출력 파형이 발생하는 이유는 (+)로 positive ... 실험결과 분석 및 고찰 이번 실험은 Op-amp를 이용하여 슈미트 트리거 회로를 구성하고 그 특성을 알아보는 실험과 사각파 발생기 회로를 구성하여 실험해보고 특성을 관찰하는 실험으로 ... 이처럼 출력파형은 실험 목적에 맞게 진행되었지만 오차가 많이 발생하였다. 오차는 Pspice 시뮬레이션과 계산하였을 때 비교적 작게 나타났다.
    리포트 | 10페이지 | 2,000원 | 등록일 2021.04.04
  • 워드파일 A+ 연세대학교 기초아날로그실험 3주차 예비레포트
    AC회로에서는 교류 전원으로 인해 삼각함수의 형태로 전압과 전류가 변화한다. ... 이제 PSPICE로 회로를 구성해보자. 실제로 실험을 진행할 때 사용할 저항을 고려하여 저항의 크기를 20으로 설정하였다. 또한 전원의 전압은 1V로 설정하였다. ... 발생시킨다.
    리포트 | 14페이지 | 1,000원 | 등록일 2023.07.03
  • 한글파일 전자회로실험 레포트 1장 예비레포트
    연산 증폭기 단자들의 용도와 특성 1.목적 -연산 증폭기 단자들의 사용 용도와 특성을 실험을 통해 이해하기 위함. 2.기기 및 부품 기기: 오실로스코프, 직류-전력 공급기, 함수 발생기 ... 단자 2와 접지 사이, 단자 3과 접지 사이에 인가한 다음 위의 실험을 반복한다. 5.PSPICE 실험 결과 실험 (4.1) 실험 (4.2) ... 100Ω, 10kΩ 연산 증폭기- LM741(또는 uA741) 3.예비 지식 1) 연산 증폭기 단자들의 용도 2) 연산 증폭기 단자들의 특성 신호 접속용 단자들 이득A는 매우 크고,
    리포트 | 1페이지 | 2,000원 | 등록일 2022.04.29
  • 한글파일 실험 10_MOSFET 바이어스 회로 예비 보고서
    함수 발생기 5. 2N7000(NMOS) (1개) 6. 저항 7. 커패시터 3 배경 이론 DC 바이어스 회로 DC 바이어스와 소신호의 개념은 [실험 05]에서 살펴보았다. ... 이 실험에서는 MOSFET을 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이 어스 회로에 대해서 공부하고,실험을 통하여 그 동작을 확인하고자 한다. 2 실험 기자재 및 부품 1. ... DC 바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다.
    리포트 | 9페이지 | 2,000원 | 등록일 2023.01.25
  • 한글파일 [제어공학실험] PD(비례미분) 제어기
    【사용기기 및 재료】 (1) 2채널 오실로스코프(5) OP AMP uA741 (2) 함수발생기(6) 저항 10kΩ, 470Ω (3) Power supply DC. ±15V(7) 가변저항 ... Pspice 시뮬레이션 < R _{3}를 제거 했을 경우> 오실로스코프 Pspice 시뮬레이션 0.01 μF α를 감소 시켰을 경우, 출력파형의 비례이득이 증가하여 출력 값의 크기가 ... 식(7.11)에서 입력신호를 계단함수 신호로 가했을 경우 dv _{i} /dt가 매우 크기 때문에 직류증폭기를 과구동시키게 된다.
    리포트 | 10페이지 | 1,500원 | 등록일 2020.04.07
  • 한글파일 [제어공학실험] 1차 지연요소
    【사용기기 및 재료】 (1) 2채널 오실로스코프 (5) OP AMP uA741 (2) 함수발생기 (6) 10kΩ 저항 2개 (3) Power supply DC. ±15V (7) 10kΩ ... 실험값 Pspice Simulation [5.8] 5.6의 실험결과로부터 Bode선도를 그리시오. Pspice에 의한 시뮬레이션 결과와 비교하시오. ... 그림 12.1에 나타낸 RC결합 1차 지연요소를 연산증폭기로서 구성하면 그림 12.3과 같다.
    리포트 | 10페이지 | 1,500원 | 등록일 2020.04.07 | 수정일 2020.04.09
  • 한글파일 [전자회로실험] 클리퍼 회로 예비보고서(A+)
    [실험 장비] ① 오실로스코프 ② Digital Multimeter ③ 저항 ④ 다이오드 ⑤ 1.5V 건전지 ⑥ 함수발생기 [PSpice 시뮬레이션] ※구형파를 넣기 위해서 설정한 ... 가장 간단한 응용은 연산 증폭기의 구 입력 단자 사이의 전압을 연산 증폭기 회로의 입력단을 구성하는 트랜지스터들의 항복 전압보다 낮은 값으로 제한하는 데 있다. ... 모의실험 결과를 나타내어라 [Pspice 모의실험 5-2] [Pspice 모의실험 5-2에서 V _{out}에 해당하는 Simulation] [Pspice 모의실험 5-2에서 V
    리포트 | 14페이지 | 1,000원 | 등록일 2020.12.13
  • 워드파일 중앙대 전자전기공학부 전자회로설계실습 예비보고서(실험2)
    실험 절차 ※ 다른 지시가 없다면 측정값은 유효숫자 세 자리까지 기록한다. ※ 자리에 앉으면 우선 DMM과 DC Power Supply, 오실로스코프, 함수발생기의 전원선을 220 ... 입력파형의 주파수가 작으면 지수함수 형태의 출력파형이 나온다. 입력파형의 주파수가 크면 출력파형은 더 이상 지수함수의 형태를 띄지 않고 왜곡되기 시작한다. ... (C) PSPICE 결과 비교: input pulse의 크기를 2 V, 주파수를 250 Hz로 설정하고 R=RF=1 kΩ, C=0.47 μF로 설계하였을 때 입력전압이 인가되고 2
    리포트 | 11페이지 | 2,500원 | 등록일 2021.08.18
  • 한글파일 설계실습 10. Oscillator 설계 결과보고서
    . ※ 자리에 앉으면 우선 DMM과 DC Power Supply, 오실로스코프, 함수발생기의 전원선을 220 V power outlet(소켓)에 연결한 후 전원버튼을 누른다. ... 이후, PSPICE 파형과 비교하여 모양, 크기, 오차 등에 대한 설명과 함께 제출한다. ... 이후, PSPICE 파형과 비교하여 모양, 크기, 오차 등에 대한 설명과 함께 제출한다.
    리포트 | 5페이지 | 2,000원 | 등록일 2021.09.14
  • 한글파일 전자회로실험 레포트 6장 예비레포트
    반파 정류기와 반파 피크 정류기 1.목적 -다이오드를 이용한 반파 정류기와 반파 피크 정류기를 실험을 통해 이해하기 위함 2.기기 및 부품 기기: 오실로스코프, 함수 발생기, 멀티미터 ... R=1kΩ으로 하여 브레드보드상에 구성 후, 입력 신호 v _{s}는 피크값이 9V이고 주파수가 60Hz인 사인파로 하여 v _{s}와 v _{o}를 오실로스코프로 측정한다 5.PSPICE ... 47uF(전해 20V 이상)(2개) 다이오드 - 정류 다이오드 1N4007(1A) 3.예비 지식 1)반파 정류기 2)반파 피크 정류기 반파 정류기는 입력 사인파의 반주기는 반파 정류기
    리포트 | 1페이지 | 2,000원 | 등록일 2022.04.29
  • 워드파일 중앙대 전자전기공학부 전자회로설계실습 예비보고서(실험10)
    실험 절차 ※ 다른 지시가 없다면 측정값은 유효숫자 세 자리까지 기록한다. ※ 자리에 앉으면 우선 DMM과 DC Power Supply, 오실로스코프, 함수발생기의 전원선을 220 ... 그림 3.1 Oscillator (신호발생기) 회로도 (B) PSPICE를 이용하여 위에서 설계한 oscillator의 의 파형을 제출하라. ... 사용한 Oscillator의 설계 (A) , C=0.47㎌으로 주어진 경우, 가 되도록 아래 그림 3.1의 신호발생기를 OrCAD를 이용하여 설계하고 설계도를 제출하라.
    리포트 | 8페이지 | 1,500원 | 등록일 2021.08.18
  • 워드파일 [A+] 중앙대학교 아날로그및디지털회로설계실습 11차 예비보고서
    2W, 5% 4개 4개 2개 2개 2개 4개 1개 4개 사용장비 오실로스코프 (Oscilloscope) 브레드보드 (Bread board) 파워서플라이 (Power supply) 함수발생기 ... 이때 Q2의 경우 Q1을 입력으로 사용하기 때문에 Q2에서 delay가 발생하는 것을 관찰할 수 있다. ... 입력 clock 신호에 구형파를 인가하여 PSpice Simulation을 진행하였다.
    리포트 | 7페이지 | 1,000원 | 등록일 2024.02.17
  • 한글파일 전자공학실험 5장 BJT 바이어스 회로 A+ 예비보고서
    디지털 멀티미터, 오실로스코프, 함수 발생기, Q2N4401(npn형 BJT) 1개, 저항, 커패시터 3 배경 이론 DC 바이어스와 소신호의 개념 일반적으로 BJT나 MOSFET을 ... 위의 PSpice 시뮬레이션 결과에서 I_E가 마이너스 부호가 나온 것은 I_E의 방향을 I_C방향의 반대로 하였기 때문이다. ... 이용한 증폭기는 [그림 5-1]과 같은 비선형 증폭기의 특성을 보인다.
    리포트 | 6페이지 | 2,000원 | 등록일 2024.04.09
  • 한글파일 이미터 팔로워, 공통 베이스 증폭기 (예비)
    실험 기자재 및 부품 ● DC 파워 서플라이 ● 디지털 멀티미터 ● 오실로스코프 ● 함수발생기 ● Q2N4401(npn형 BJT) ● 저항 ● 커패시터 3. ... [그림 6-12]은 PSpice 모의실험을 위한 이미터 팔로워 회로이다. - 공통 베이스 증폭기 [그림 6? ... [그림 6-14]은 PSpice 모의실험을 위한 공통 베이스 증폭기 회로도이다. 5. 예비 보고 사항 (1) 실험회로 1 [그림 6?
    리포트 | 16페이지 | 1,500원 | 등록일 2021.10.01
  • 한글파일 실험 08_공통 베이스 증폭기 예비보고서
    함수 발생기 5. Q2N4401(npn 형 BJT) (1개) 6. 저항 7. ... [그림 8-6] PSpice 모의실험을 위한 공통 베이스 증폭기 회로도 [그림 8-7] 공통 베이스 증폭기의 PSpice 모의실험 결과[그림 8-기은 공통 베이스 증폭기의 PSpice ... [그림 8-5] 공통 베이스 증폭기 회로(실험회로 1) [그림 8-6]은 PSpice 모의실험을 위한 공통 베이스 증폭기 회로도이다.
    리포트 | 11페이지 | 2,000원 | 등록일 2023.01.25
  • 워드파일 중앙대 전자회로설계실습 (예비) 6. Common Emitter Amplifier 설계 A+
    것인데 그 이유는 다음 식과 같이 출력이 입력에 비례하는  의 비선형함수이기 때문이다.             선형증폭기(Linear Amplifier ... 입력신호의 크기를 줄이기 위하여 υin 단자와 접지 사이에 50 Ω보다 작은 저항 Ri를 연결한 회로에 대하여 maxmin가 95%이상이 되도록 저항을 PSPICE로 구한다 ... 그럼에도 오차가 발생한 이유는 라는 근사치를 사용했기 때문이다.
    리포트 | 7페이지 | 2,500원 | 등록일 2022.04.09
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
AI 챗봇
2024년 05월 15일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:36 오전
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기