• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

예비1. CMOS OP AMP 설계

*용*
최초 등록일
2010.06.29
최종 저작일
2010.06
13페이지/한글파일 한컴오피스
가격 1,000원 할인쿠폰받기
다운로드
장바구니

소개글

설계 2. CMOS OP AMP 설계

목차

■ 설계 부품
1. CD4007 : CMOS Array ICs(3개)
■ 설계 준비 사항
■ 설계 검증 내용

본문내용

R2=∞, C2=0pF으로 설정하기 위해 R2는 9999M, C2는 0.0001p로 설정 후 전원 전압은 VDD=7.5V, -VSS=0V를 인가하였다. -VSS=-7.5V로 인가시 위와 같은 Convergence 에러가 발생하게 된다. Convergence 에러가 발생하는 원인은 여러 가지가 있으나 가장 흔하게 일어나는 것이 회로를 구성하는 부품들 사이의 값이 불확실하여 각 노드에서의 계산이 안되서 발생하는 이유이다. 또한 정해진 연산 횟수 안에 Data가 Convergence하지 못하면 위와 같은 error이 발생한다. pspice상에서 시뮬레이션상에 제약으로 인해 전원 전압 -VSS=-7.5V으로 하는 대신에 -VSS=0V로 놓고 시뮬레이션 하였다. 실제 실험에서는 pspice 시뮬레이션상의 제약이 없으므로 제대로 된 출력 값을 얻을 수 있을 것이다. 실제 실험에서는 모두 정상적으로 동작하는지 실험을 통해 확인해 봐야 할 것이다.

Node F와 node E를 시뮬레이션 그래프를 이용하여 측정해 본 결과 Node E는 1.6273V, Node F는 27.888mV의 결과 값을 얻을 수 있었다. 실제 실험에서는 Node E는 2.67V, Node F는 11mV의 결과 값을 얻을 수 있었다. 시뮬레이션 값과 약간의 차이가 있지만 이는 시뮬레이션에서는 -VSS를 0V로 놓고 실험하였지만 실제 실험에서는 -VSS를 -7.5V로 놓고 실험하였기 때문에 값의 차이가 발생하였다. 또한 미세하게 제조상의 저항, 커패시터, CD4007 등 장비간의 오차를 원인으로 생각해 볼 수 있다. 증폭 단이 안정도를 얻기 위해선 open loop의 이득이 1이 되는 주파수에서 위상 응답이 180 〫보다 작아야 한다. 위 참고자료 사진 (a)를 살펴보면 두 개의 pole이 가깝게 존재할 경우에는 P2가 fT내에 존재하게 되어 위상 margin은 매우 작아지게 됨을 알 수 있다. 따라서 위상 margin을 확보하기 위해서는 두 pole을 서로 분리 하여 P2를 fT밖으로 밀어내야 할 것이다. 그 방법으로 커패시터를 연결해줌으로써 해결할 수 있다. 커패시터를 추가하면 P2가 fT밖으로 밀려나게 되어 시스템이 안정해 진다. 위 시뮬레이션 결과를 통해서도 이를 확인해 볼 수 있는데 P2가 fT밖으로 밀려나서 회로가 Stable한 것을 보여주고 있다. 실제 실험에서는 Phase, dB측정이 불가능하여 직접 실험을 해보진 못했지만 시뮬레이션 결과를 통해서 Stable임을 확인할 수 있다.

참고 자료

없음
*용*
판매자 유형Bronze개인

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

  • 한글파일 11주차-실험23 예비 - ADDA 변환기 5페이지
    비교기로는 OP-amp가 사용된다. ... 1 1 1 1 4.95986[V] OP-amp인 741소자에 전원공급기로 ... 사다리형 D/A변환기는 출력 쪽에 OP AMP를 연결하여 공급된 전류를 전압으로
  • 한글파일 아주대학교 전자회로실험/전회실/ 설계 2 CMOS 증폭단 결과보고서 14페이지
    CMOS 증폭단 설계 1. ... OP-AMP가 그러하듯, Sweep의 Swing폭은 전원이 결정한다. ... 필자는 예비 영상에서 그 방법을 원하는 Parameter로 조정된 소자면
  • 한글파일 [아주대 전자회로실험] 설계2예비.CMOS OP AMP 설계 18페이지
    CMOS OP AMP 설계 18 - 1. ... op Amp(2단 CMOS 연산 증폭기의 구성) 이 회로는 다음과 같이 ... 설계 준비 사항 아래 그림의 회로를 참고하여 two-stage CMOS op
  • 한글파일 설계2_예비보고서 5페이지
    목적 CMOS OP Amp 회로를 설계하고 phase margin을 구한다 ... CMOS OP AMP 전자공학도의 윤리 강령 (IEEE Code of Ethics ... 설계2 예비보고서.
  • 한글파일 설계 제안 설계2. CMOS OP AMP 설계 7페이지
    CMOS OP AMP 설계 > < 1. ... OP AMP 설계 회로 시뮬레이션 PSpice를 통한 CMOS OP AMP ... 24.53mV 13.16V PSpice를 통한 CMOS OP AMP 설계
더보기
최근 본 자료더보기
탑툰 이벤트
예비1. CMOS OP AMP 설계
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
AI 챗봇
2024년 06월 02일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:24 오후
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기