Lab#02 [HBE-ComboⅡ-SE] board [Xilinx Spartan3] FPGA chip [ISE] digital design tool
- 최초 등록일
- 2016.09.11
- 최종 저작일
- 2015.09
- 18페이지/ 한컴오피스
- 가격 1,500원
* 본 문서는 한글 2005 이상 버전에서 작성된 문서입니다.
한글 2002 이하 프로그램에서는 열어볼 수 없으니, 한글 뷰어프로그램(한글 2005 이상)을 설치하신 후 확인해주시기 바랍니다.
목차
1. Introduction
가. Purpose of this lab
나. Essential backgrounds
2. Materials & Methods
가. Materials
나. Methods
다. Precaution
3. Supposed Data
4. Result of the lab
가. 실험1
나. 실험2
다. 실험3
5. Disscussion
가. 실험 결과와 예상 결과 비교
나. 실험 결과 해석
6. Conclusion
7. Referrence
본문내용
1.1. 실험결과와 예상결과 비교 앞의 Supposed Data분석에서는 예비레포트 교안에 따라 And게이트만 수행했으므로, 비교를 할 수 없다. Half Adder의 경우 지난주의 실험 결과와 비교하였을 때 진리표상 동일한 값이 나왔다. Ripple Carry Adder의 경우에도 이론상 계산한 값과 같은 결과가 나왔다.
1.2. 실험결과 해석 실험1 Half Adder에서는 a값에 Button1번, b값에 Button2번을 인가해주었고, 결과값인 s와 c에 각각 LED 1번과 2번을 연결해 주었다. a와 b값을 XOR로 연결해 준 값을 s로 주었고, AND로 연결한 값을 c로 주어서, 이진수 a와 b의 합을 구할 때 합의 값이 1을 넘을 경우 Carry가 올라가도록 설계하였고, 설계한 값과 같이 결과값이 나왔다. 결과값의 상세한 내용은 위의 실험결과를 참조하도록 한다.
참고 자료
전전컴실험II - Lab#02 [HBE-ComboⅡ-SE] board, [Xilinx Spartan3] FPGA chip, [ISE] digital design tool (walts.uos.ac.kr/ece-experiments-II)
Data sheet(SPartan-3 FPGA Family Data Sheet) (www.xlinx.com)
위키피디아(https://ko.wikipedia.org/)
Logic and Computer design Fundamentals(4th edition)/M. Morris Mano, Charles R. Kime/ Pearson
Digital Design with an introductionto the verilog HDL(5th edition)/M. Morris Mano, Charels R. Kime/ Pearson