전기회로설계실습결과보고서7-RC회로의 시정수 측정회로 및 방법설계
- 최초 등록일
- 2020.03.29
- 최종 저작일
- 2018.11
- 5페이지/ 어도비 PDF
- 가격 1,000원
소개글
"전기회로설계실습결과보고서7-RC회로의 시정수 측정회로 및 방법설계"에 대한 내용입니다.
목차
1. 서론
2. 설계실습 결과
3. 결론
4. 감사의 글
5. 참고문헌
본문내용
요약 : 주어진 시정수를 갖는 RC회로를 설계하고 이를 측정하는 방법을 설계한다. DMM의 내부저항을 이용한 시정수 측정 실험에서는 실험값 22.842초, 이론값 22.119초로 약 3.27%의 작은 오차율을 보였다. Function generator을 이용하여 시정수를 측정한 것은 11.022µs로 나왔다. 이번 실험에서는 실험 목적에 따라 회로의 연결 순서가 많이 달라졌다. 목적성에 맞게 실수하지 않고 정확한 회로를 브레드 보드에 구성하는 것이 중요한 실험이었다.
1. 서론 : 우리가 설계해야하는 회로는 저항과 커패시터로 구성된 회로가 많다. 이때 저항과 커패시터가 어떻게 연결되어 있느냐에 따라 각 소자에 걸리는 전압이 달라지며, 커패시터의 충방전 때문에 회로에 공급되는 전압이 바뀌어도 급격한 전압 변화가 발생하지 않는다. 또한 RC회로에서 저항과 커패시터의 값에 따른 시정수를 통해, 원하는 회로를 설계할 수 있는 것이 중요하다
<중 략>
3. 결론
<4.1>실험을 통해 DMM의 내부저항은 10.054㏁이라는 값을 얻었으며 이론적인 값 10㏁과 매우 근사한 값이라는 것을 확인하였다. 또한 회로에 사용된 저항이 작을 때는 DMM의 내부저항이 매우 크기 때문에 회로의 전압에 영향을 미치지 않는다. 만약 회로에 사용된 저항이 이번 실험처럼 10㏁과 비슷한 값을 갖게 되면 DMM의 내부저항은 회로에 구성된 저항의 역할을 하기 때문에 DMM을 사용하여 전압을 측정할 때 유의해야 한다.
참고 자료
전기회로 설계 및 실습 2018년 2학기, pp57-64