[회로이론] 곱셈기
- 최초 등록일
- 2002.09.13
- 최종 저작일
- 2002.09
- 27페이지/ MS 파워포인트
- 가격 1,000원
목차
-MULTIPLIER Characteristics
-PROPERTIES OF AN ANALOG MULTIPLIER
-APPLICATION OF AN ANALOG MULTIPLIER
-VARIABLE-TRANSCONDUCTANCE MULTIPLIER
-Four-Quadrant Multipliers
-Basic architecture of linear four-quadrant transcondutance -multiplier
-Simple transconductance-multiplier intergrated circuit
-Circuit of a fully self-contained monolithic multiplier circuit
-BALANCED MODULATORS
-Equivalent Networks
-Reduandant Binary-based Booth Multipler
-Modified Booth 곱셈기
-Booth Multiplier in High Performance Microprocessors
본문내용
-Reduandant Binary-based Booth Multipler
곱셈은 덧셈과 함께 correlation, convolution, filtering, DFT(Discrete Fourier Transform) 등과 같은 디지털 신호 처리에 있어서 가장 많이 사용되는 연산이다.
현재 가장 많이 사용되는 곱셈기는 부분합 들을 만들어 내는 인코더부분은 Booth 인코더를, 부분합 들을 더하는 adder array에는 Wallace Tree를 이용하는 곱셈기이다.
2의 보수가 아닌 Redundant Binary 표현( -1, 0, 1 )을 사용하는 Booth 인코더를 제안하였고, 이를 Carry-Propagation-Free Adder를 사용하여 부분 곱 들을 더하는 새로운 곱셈기를 제안하였다.
참고 자료
없음