• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(3,534)
  • 리포트(3,258)
  • 자기소개서(151)
  • 시험자료(71)
  • 방송통신대(39)
  • 논문(9)
  • 서식(4)
  • 이력서(1)
  • ppt테마(1)

"디지털 논리실험" 검색결과 101-120 / 3,534건

  • 한글파일 디지털 논리회로 실험 7주차 JK-FlipFlop 결과보고서
    디지털 논리회로 설계 및 실험 결과보고서 주제 : JK FlipFlop 소속: 공과대학 전자전기공학부 수업: X X,X XXX 교수님 XXX 조교님 제출 일자: 20XX년 X월 XX일 ... 논리상으로 유효한 값이 있거나 유효하지 않은 값이 있었다. bar { S}와 bar{R}에 각각 0과 1이 들어가면 Active Low로 입력되므로 Set 상태가 되어 Q와 bar ... LED는 Q와 bar { Q} 모두 불이 들어왔지만 논리상으로는 유1로 바뀌는 순간(상승에지)에 J,K의 입력 값을 받지만 위의 7476은 CLK에 NOT이 붙어 있어서 반대로 1에서
    리포트 | 11페이지 | 2,000원 | 등록일 2021.04.22
  • 한글파일 디지털 논리회로 실험 7주차 JK-FlipFlop 예비보고서
    실험 이론디지털 시스템에서 클럭 (clock) 신호에 의해 각종 논리신호가 동작되는데, 플립플롭 역시 이 신호에 동기 되어 동작한다. ... 실험 목적S-R Latch와 J-K Flip-flop의 동작 원리를 살펴본다.2. ... 이 장에서 플립플롭의 종류와 설계방법을 알고, 플립플롭의 동작특성을 이해하는 실험을 한다. (1) SR 플립플롭 SR 플립플롭의 내부 구조를 그림 5-2에 나타내었다.
    리포트 | 10페이지 | 1,500원 | 등록일 2021.04.22
  • 한글파일 디지털 논리회로 실험 8주차 D-FlipFlop 결과보고서
    디지털 논리회로 설계 및 실험 결과보고서 주제 : D-FlipFlop 소속: 공과대학 전자전기공학부 수업: X X,X XXX 교수님 XXX 조교님 제출 일자: 20XX년 X월 XX일 ... 실험 과정 및 실험 결과 2. 실험 결과 분석 3. 결론 1. ... 실험 과정 및 실험 결과 4.1.1 기본 실험 (1) [그림 1]과 Gated D Latch를 결선하고, 아래 진리표를 완성하시오. EN D ?
    리포트 | 9페이지 | 2,000원 | 등록일 2021.04.22
  • 파일확장자 [A+, 에리카] 2021-1학기 논리설계및실험 디지털IC 개요, 조합논리회로 실험결과보고서
    특히 논리적이고, 계산이 가능한 쉬운 모델 로 설계가 용이하기에 아날로그보다 디지털을 이용하여 대부분의 설계가 이루어짐을 알 수 있다.  회로의 종류 - 논리회로 : 논리 게이트를 ...  아날로그와 디지털의 가장 큰 차이점 아날로그는 연속적인 값이지만 디지털은 불연속적인 값이다. 따라서 디지털은 아날로그에 비해 장점이 많다. ... 이용하여 구성된 회로이다. - 조합논리회로 : 오로지 입력에 의해서만 출력이 결정되며 따로 메모리를 갖고 있지 않은 회로이다. - 순차논리회로 : 입력과 현재의 상태에 의해 출력이
    리포트 | 11페이지 | 2,500원 | 등록일 2023.02.28
  • 한글파일 홍익대 디지털논리실험및설계 6주차 예비보고서 A+
    디지털 논리실험 및 설계 6주차 예비보고서 1. ... ALU는 산술 논리 연산 장치로(Arithmetic Logic Unit), 두 개의 4비트 문자를 입력받고 16가지의 논리 연산과 16가지의 산술 연산을 수행하여 4비트의 출력값을 ... 따라서 두 개의 네 자리 이진수를 입력한 후 XOR 논리 연산을 수행하여 출력값이 0000이 나오는지 확인하는 방법을 이용한다.
    리포트 | 7페이지 | 1,000원 | 등록일 2023.09.18
  • 한글파일 홍익대 디지털논리실험및설계 8주차 예비보고서 A+
    디지털 논리실험 및 설계 8주차 예비보고서 1. 실험 준비 1.1 Gated D Latch의 동작에 대해 설명하시오. ... 즉, 응용 실험 (1)은 T의 값에 의해 동작하고 응용 실험 (2)는 CLK만을 이용해 동작하는 회로이다. 1.6 D Flip-flop이 아닌 J-K Flip-flop으로 응용 실험 ... 따라서 T Flip-flop은 T에 1이 들어올 때마다 Toggle이 일어난다. 1.5 응용 실험 (1)과 응용 실험 (2)의 회로를 비교하시오.
    리포트 | 7페이지 | 1,000원 | 등록일 2023.09.18
  • 한글파일 홍익대 디지털논리실험및설계 7주차 예비보고서 A+
    디지털 논리실험 및 설계 7주차 예비보고서 1. 실험 준비 1.1 S-R Latch와 S’-R’ Latch의 동작에 대해 설명하시오. ... 실험 결과 2.1 기본실험 (1) - 예상 결과 Q S’ Q’ R’ S’ R’ Q Q’ 0 0 Invalid 0 1 1 0 1 0 0 1 1 1 No Change S와 R이 Active-LOW ... 하지만 직접 회로를 결선하면 PRE’와 CLR’에 11을 입력한 경우와 동일하게 작동하게 된다. 2.5 응용실험 (2) - 예상 결과 CLK J K Q Q’ ??
    리포트 | 8페이지 | 1,000원 | 등록일 2023.09.18
  • 한글파일 홍익대 디지털논리실험및설계 4주차 예비보고서 A+
    디지털 논리실험 및 설계 4주차 예비보고서 1. ... 실험 결과 2.1 기본실험 (1) E’ S1 S0 D3 D2 D1 D0 Y 1 1 1 1 1 0 0 0 1 1 0 0 1 0 1 0 0 0 1 0 0 1 1 1 0 0 1 1 0 0 ... 실험 준비 1.1 멀티플렉서와 부호기(encoder)의 차이를 설명하시오. - 멀티플렉서는 n개의 입력값을 받고 그 중 하나의 값만 선택하여 출력하는 단자이다.
    리포트 | 7페이지 | 1,000원 | 등록일 2023.09.18
  • 한글파일 홍익대 디지털논리실험및설계 1주차 예비보고서 A+
    디지털 논리실험 및 설계 1주차 예비보고서 1. ... 실험 결과 2.1 기본실험 (1) -예상 실험 결과 A B X 0 0 0 0 1 0 1 0 0 1 1 1 - AND 게이트는 두 개의 입력 단자가 모두 1일때만 1을 출력하므로 X는 ... 따라서 기본 실험(2) 의 값을 뒤바꾸면 된다. 2.5 응용실험 (2) -예상 실험 결과 A B X 0 0 0 0 1 1 1 0 1 1 1 0 - (notA를 A’로 표현) A’B+
    리포트 | 6페이지 | 1,000원 | 등록일 2023.09.18
  • 한글파일 홍익대 디지털논리실험및설계 2주차 예비보고서 A+
    디지털 논리실험 및 설계 2주차 예비보고서 1. 실험 준비 1.1 NAND 게이트 7400, NOR 게이트 7402, XOR 게이트 7486의 datasheet를 확인하시오. ... -응용 실험 (1) -응용 실험 (2) -응용 실험 (3) 1.4 응용 실험 (3)의 결과를 예상하고 이유를 서술하시오. ... 실험 결과 2.1 기본실험 (1) -예상 실험 결과 A B X 0 0 1 0 1 1 1 0 1 1 1 0 -NAND 게이트는 AND 게이트에 NOT 게이트(인덕터)를 연결한 것과 같은
    리포트 | 6페이지 | 1,000원 | 등록일 2023.09.18
  • 한글파일 홍익대 디지털논리실험및설계 9주차 예비보고서 A+
    디지털 논리실험 및 설계 9주차 예비보고서 1. ... 결과는 응용 실험 (1)의 존슨 카운터와 동일하다. ... 실험 결과 2.1 기본실험 (1) CLK D Q0 Q1 Q2 Q3 ?? 1 1 0 0 0 ?? 0 0 1 0 0 ?? 1 1 0 1 0 ?? 0 0 1 0 1 ??
    리포트 | 5페이지 | 1,000원 | 등록일 2023.09.18
  • 한글파일 홍익대 디지털논리실험및설계 5주차 예비보고서 A+
    디지털 논리실험 및 설계 5주차 예비보고서 1. 실험 준비 1.1 기본 실험 (2)의 전가산기 [그림 2]는 반가산기 [그림 1] 두 개와 하나의 OR 게이트로 이루어져 있다. ... 가산기는 이진수의 덧셈 연산을 수행하는 논리회로이다. 이진수를 덧셈을 수행할 때, 1과 1을 더하면 이진수로 10이 출력되어 한가지 비트를 더 필요로 하게 된다. ... 전가산기 두 개를 직렬로 연결하면 두 자리 이진수의 덧셈 연산을 할 수 있는 논리회로가 구현될 것이다. 첫 번째 전가산기의 C_out이 두 번째 전가산기의 C_in으로 입력된다.
    리포트 | 5페이지 | 1,000원 | 등록일 2023.09.18
  • 한글파일 홍익대 디지털논리실험및설계 10주차 예비보고서 A+
    디지털 논리실험 및 설계 10주차 예비보고서 1. 실험 준비 1.1 비동기식 카운터와 동기식 카운터의 작동 원리와 차이점에 대하여 서술하시오. ... 실험 결과 2.1 기본실험 (1) ※모든 Q0-Q3 값을 LOW(0)로 설정 후 진행. 응용 실험 (1)을 이어서 진행. < 예상 실험 결과 > CLK Q0 Q1 Q2 Q3 ?? ... 기본 실험 (1)의 비동기식 카운터와 마찬가지로 주파수가 절반이 되는 특징이 있다. 2.3 응용실험 (1) ※실험 전 Q0=1, Q1=1, Q2=1, Q3=0 으로 설정 후 진행.
    리포트 | 6페이지 | 1,000원 | 등록일 2023.09.18
  • 한글파일 디지털 회로 실험 및 설계 - 기본 논리 게이트(Gate) 및 TTL, CMOS I.F 실험 2
    디지털회로실험및설계 결과 보고서 #1 ( 기본 논리 Gate 및 TTL, CMOS I/F 실험 ) 과 목 담당교수 제 출 일 학 번 이 름 1. ... 실험하며 측정했던 전류의 값도, 디지털 멀티미터에 표시된 계속해서 바뀌는 전류의 값에서 소수점 한 ~두자리까지만 보고 대략적인 값을 측정한 것이다. - 둘째로, 점퍼선에서도 저항은 ... 물론, 우연치 않게 소수점 한자리 수준으로 딱딱 떨어지는 전류의 값도 측정 되겠지만 대부분 디지털 멀티미터에 측정되는 전류의 값을 보면, 소수점 셋째 자리까지 나타나게 되는데, 그
    리포트 | 14페이지 | 3,000원 | 등록일 2023.09.22
  • 워드파일 디지털 실험 4장(논리대수와 드모르간 정리, 간소화) 결과 보고서
    실험 4장 논리대수와 드모르간 정리, 간소화 1. 실험목적 -실험적으로 Boolean 대수의 여러 법칙을 증명한다. -규칙 10과 11을 증명할 회로를 구성한다. ... 1학기때 배웠던 디지털공학을 복습할 수 있는 계기가 되었고, 수학적으로 등가인지를 증명하기 위해 드모르간의 정리를 이용해보고 이해하게 되는 계기가 되었으며, 실험도구를 이용해보는 좋은 ... 디지털 신호의 타이밍을 비교할 때마다 스코프를 하나의 채널에서만 트리거 시켜야 하는데, 이것은 매우 중요하다.
    리포트 | 4페이지 | 3,000원 | 등록일 2019.12.17
  • 한글파일 서강대학교 디지털논리회로실험 - 실험 8. Multiplier Design 결과 보고서
    Vranesic, 'Fundamentals of Digital Logic with VHDL Design', McGrawHill 2) 디지털 논리 회로 실험 매뉴얼, 서강대학교 전자공학과 ... 디지털논리회로실험(EEE2052-01) 서강대학교 전자공학과 2017년 2학기 결과레포트 실험8. Multiplier Design 1. ... 실험개요 1) 4비트 곱셈기의 구조와 원리를 이해한다. 2) 팀 단위로 디지털 회로 설계하는 방법을 이해 한다 2. 퀴즈 답안지 및 정답 -퀴즈 없음 3.
    리포트 | 4페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 파일확장자 VHDL과 FPGA 실습 키트를 이용한 묵찌빠 게임 [디지털논리회로 실험 Term Project]
    세계적인 추세에 힘입어 우리는 묵지빠 게임에 인공지능을 넣고 실험 키트를 이용하여 게임을 하 면 재밌을 것이라 생각하게 되었고, ‘Alpha 묵지빠 2017‘을 기획하게 되었다 ... 실험 키트를 통한 데이터 학습이 가능하지 않아 초기에 기획한 대로 진행되지는 않았지만 인공지능의 기초인 ‘규칙 기반 모 델’ 을 사용하여 묵찌빠 게임을 구현하였다.
    리포트 | 28페이지 | 4,000원 | 등록일 2020.04.24 | 수정일 2020.04.27
  • 파일확장자 홍익대학교 디지털논리실험및설계 4주차 예비보고서 A+
    이해할 수 있는 형태의 비트 조합들을 입력으로 주고 그것을 어떤 특정 비 트 조합들과 각각 mapping 시켜서 부호화하는 것이고, 멀티플렉서는 데이터 선택기라고도 불리는데 여러 디지털
    리포트 | 5페이지 | 1,500원 | 등록일 2023.03.21 | 수정일 2023.04.03
  • 파일확장자 홍익대학교 디지털논리실험및설계 7주차 예비보고서 A+
    1.1 S-R Latch와 S’-R’ Latch의 동작에 대해 설명하시오.S’-R’ Latch는 일종의 메모리 역할을 할 수 있는 device라고 볼 수 있습니다. 즉, 두 가지 상 태 (Set, Reset)를 Q에 쓰기도 하고 그 상태를 저장할 수도 있습니다. 예를 ..
    리포트 | 7페이지 | 1,500원 | 등록일 2023.03.21 | 수정일 2023.04.03
  • 파일확장자 홍익대학교 디지털논리실험및설계 10주차 예비보고서 A+
    1.1 비동기식 카운터와 동기식 카운터의 작동원리와 차이점에 대하여 서술하 시오.기본적으로 특정한 state이 반복적으로 어떤 주기를 가지고 발생하면 카운터의 기능을 수행 할 수 있습니다. 비동기식 카운터와 동기식 카운터의 경우 특정한 state이 반복적으로 발생 하는..
    리포트 | 6페이지 | 1,500원 | 등록일 2023.03.21 | 수정일 2023.04.03
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
AI 챗봇
2024년 06월 02일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:36 오후
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기