• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(3,531)
  • 리포트(3,255)
  • 자기소개서(151)
  • 시험자료(71)
  • 방송통신대(39)
  • 논문(9)
  • 서식(4)
  • 이력서(1)
  • ppt테마(1)

"디지털 논리실험" 검색결과 61-80 / 3,531건

  • 한글파일 디지털논리회로실험(Verilog HDL) - Characters and Displays
    실험목적 : Character Rotation 구현하기 ? 실험내용 #summary Consider the circuit shown in Figure 7. ... 실험목적 : 7-segment Decoder를 구현하여 character 나타내기 (H,E,L,L,O) ? ... 실험내용 #summary Figure 6 shows a 7-segment decoder module that has the three-bit input c2c1c0. this decoder
    리포트 | 8페이지 | 1,000원 | 등록일 2019.08.29
  • 워드파일 디지털 실험 5장(논리회로 간소화) 결과보고서
    실험 5장 논리회로 간소화 1. ... 회로" 디지털 회로이다. ... 저항-트랜지스터 논리는 최초로 트랜지스터화하여 사용된 디지털 회로로, 다른 종류에는 Hypewiki/%EC%A0%84%EC%9E%90_%EB%B6%80%ED%92%88" \o "전자
    리포트 | 7페이지 | 3,000원 | 등록일 2019.12.17
  • 워드파일 디지털 실험 2장(다이오드 논리회로) 결과 보고서
    게다가 디지털 논리회로의 가장 큰 문제점은, 게이트가 여러 개 직렬로 연결되어질 때, 다이오드의 전압강하가 더 강해져서 부하전압에서 측정되는 전압이 현저하게 낮을 수도 있게 된다는 ... -다이오드 논리회로의 문제점을 고찰한다. 2. 실험순서 실험에 쓰인 저항(R)은 330Ω 이다. ... 실험 2장 스위칭 회로 결과보고서 1. 실험목적 -반도체 다이오드의 스위치 특성을 공부한다. -다이오드를 이용하여 AND, OR 논리를 실현한다.
    리포트 | 6페이지 | 3,000원 | 등록일 2019.12.17
  • 한글파일 서강대학교 디지털논리회로실험 - 실험 2. Digital Logic Gates 예비 보고서
    디지털논리회로실험 예비 보고서 [2주차] 실험 2. Digital Logic Gates 1. ... , 2009 2) 서강대학교 전자공학과, 디지털 논리회로 실험, 서강대학교, 2017 ... 참고문헌 1) Stephen Brown & Zvonko Vranesic, Fundamentals of Digital Logic with VHDL Design, 3판, McGraw-Hill
    리포트 | 7페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 한글파일 디지털논리회로실험(Verilog HDL) - Numbers and Displays
    실험목적 :4-bit Binary 숫자를 2-digit Decimal 숫자로 바꿀 수 있다. ? ... 실험 2.1 partⅠ: 7-Segment Display of Decimal Inputs ? 실험목적 : binary to decimal displaying 7-segment ? ... two-digit decimal equivalent D`=`d1d0.
    리포트 | 11페이지 | 1,000원 | 등록일 2019.08.29
  • 한글파일 울산대학교 디지털실험예비22 디지털 논리회로의 전압특성과 지연시간
    실험 이론 모든 디지털 기기들은 디지털 논리회로에서 배운 부울대수의 AND, OR, NOT의 3개로 연산하는 장치이다. ... 실험 목적 2진수를 전압으로 처리하는 디지털 논리회로의 동작전압, 지연시간 등을 측정하여 회로의 특성을 파학한다. (동작 주파수를 높게 변화시키면서 실험할 것) 2. ... 이미 실험한 아날로그 회로에서 신호들의 연속 값은 연속이지만, 디지털 논리회로는 0(False)과 1(True)의 2개의 논리 값만 사용한다.
    리포트 | 5페이지 | 2,000원 | 등록일 2021.03.20
  • 한글파일 디지털논리회로실험(Verilog HDL) - Switches, Lights, Multiplexors
    실험 PART Ⅰ : 8-bit 2-to-1 mux ? 실험목적 : 8-bit 2-to-1 mux를 구현한다. ? ... 실험목적: 3-bit 5-to-1 mux를 구현한다. ? ... 실험내용 Input : s(1bit) ,x(8-bit), y(8-bit) Output : m(8-bit) if s = 0 : m = x if s = 1 : m = y #실험과정 1)
    리포트 | 6페이지 | 1,000원 | 등록일 2019.08.29
  • 한글파일 실험(1)디지털 논리회로 프로젝트 Door-Lock 설계
    2018년 1학기 실험(1): 디지털 논리회로 1 2018년 Final Project 1 목차 1. Door-Lock Project 설계 지시사항3 2. 설계 준비4 1 3. ... 실험(1) 프로젝트 : Door-Lock 설계 지시사항 (1) 총 3개의 7-Segment LED가 사용된다. ... 각 도선마다 스트리퍼를 이용하여 선 끝부분의 피복을 일일이 벗겨내야 하는 것도 일이고, 납자체가 도선과 제대로 연결되지 않을 경우가 있어서 실제로 회로도를 보고 디지털 기판에 도선을
    리포트 | 14페이지 | 5,000원 | 등록일 2020.01.03 | 수정일 2020.10.07
  • 한글파일 디지털 논리회로 실험 3주차 Encoder와 Decoder 결과보고서
    디지털 논리회로 설계 및 실험 결과보고서 주제 : Encoder 과 Decoder 소속: 공과대학 전자전기공학부 수업: X X,X XXX 교수님 XXX 조교님 제출 일자: 20XX년 ... 부호기는 10진수를 2진수 또는 BCD코드로 변환시켜주는 조합논리회로이다. ... 실험 과정 및 실험 결과 2. 실험 결과 분석 3. 결론 1. 실험 과정 및 실험 결과 4.1.
    리포트 | 12페이지 | 2,000원 | 등록일 2021.04.22
  • 한글파일 디지털 논리회로 실험 9주차 Shift Register 결과보고서
    실험 결과 분석이번 실험은 4비트 직렬 입력-병렬 출력 레지스터로 기억하고 있는 내용을 오른쪽이나 왼쪽으로 이동시킬 수 있는 레지스터이다. ... 특히, (2)의 실험에서 초기화 하는 과정을 자세히 서술하시오.이번 실험에서는 Shift Register의 개념을 이해하고 그에 관한 회로를 구성하여 이론을 학습하고 응용하여 또다른 ... 회로들을 구현해보는 실험을 하였다. 4.1.1 실험은 4비트 직렬 입력 - 병렬 출력 레지스터로 2진 데이터를 저장하여 신호가 인가될 때 데이터를 오른쪽 방향으로 쉬프트(1비트씩
    리포트 | 9페이지 | 2,000원 | 등록일 2021.04.22
  • 한글파일 디지털 논리회로 실험 3주차 Encoder와 Decoder 예비보고서
    실험 목적부호기(encoder)와 복호기(decoder)의 동작 원리 및 특성을 살펴본다.2. ... 실험 이론(1)Decoder 디코더(decoder)란 n비트의 2진 코드(code) 값을 입력으로 받아들여 최대 2n개의 서로 다른 정보로 바꿔 주는 조합 회로를 말한다.
    리포트 | 12페이지 | 1,500원 | 등록일 2021.04.22
  • 한글파일 디지털 논리회로 실험 9주차 Shift Register 예비보고서
    실험 이론 레지스터는 많은 디지털 시스템에서 매우 중요한 논리 블록이다. 레지스터들은 2진 정보를 저장하고 디지털 연산을 실행하는데 사용된다. ... 디지털 논리회로 설계 및 실험 예비보고서 주제 : Shift Register 소속: 공과대학 전자전기공학부 수업: X X,X XXX 교수님 XXX 조교님 제출 일자: 20XX년 X월 ... 그리고 그것들은 많은 다른 디지털 카운터 종류를 형성하도록 쉽게 변형될 수 있다.
    리포트 | 11페이지 | 1,500원 | 등록일 2021.04.22
  • 한글파일 울산대학교 전자실험예비23 디지털 조합 논리회로와 순서 논리회로
    실험23 디지털 조합 논리회로와 순서 논리회로 학번 : 이름 : 1. 실험목적 조합회로와 논리회로를 구현해보고 동작원리를 확인한다. 2. ... 디지털 순서회로는 현재의 입력과 과거의 상태에 따라 출력과 다음 상태가 결정되는 회로이다. 순서회로는 Clock을 사용하는지의 여부에 따라 동기와 비동기 회로로 나뉜다. ... 이론 조합회로는 입력과 출력을 가진 논리 게이트들의 집합으로서 출력의 값은 입력한 값 0과 1의 조합에 의해 결정된다. 따라서 이 회로는 기억 능력이 없다는 것이 특징이다.
    리포트 | 1페이지 | 1,000원 | 등록일 2019.10.18
  • 한글파일 디지털 논리회로 실험 2주차 기본 논리 게이트 (NAND, NOR, XOR Gate) 결과보고서
    4.1.4와 4.2.1 실험디지털 시스템에서 사용되는 모든 논리 게이트를 구성할 수 있는 범용 게이트인 NAND 게이트의 특성을 알아보는 실험이었다. ... 디지털 논리회로 설계 및 실험 결과보고서 주제 : NAND, NOR, XOR GATE 및 응용 소속: 공과대학 전자전기공학부 수업: X X,X XXX 교수님 XXX 조교님 제출 일자 ... 지금까지 실험한 기본 논리 게이트들의 핀의 위치는 대부분 핀 1,2번이 입력값이고 핀 3번이 출력값이었는데, 4.1.2 실험 때 쓰이는 NOR 게이트는 다른 논리 게이트들과 달리 3번
    리포트 | 11페이지 | 2,000원 | 등록일 2022.04.21
  • 워드파일 (디지털실험A+)디코더를 이용한 조합논리_결과보고서
    Experiment-Report (8장 디코더를 이용한 조합논리) 1. 실험목적 디코더를 이용한 다중 출력 조합 논리 회로를 구현한다. 2. ... 이번 실험을 통해 디지털 공학에서 배운 디코더에 대해 다시한번 상기하는 시간을 가졌고 회로를 직접 설계해봄으로써 이론적인 내용을 몸에 익히게 되었다. ... 이번 실험에서는 디코더와 익숙해지도록 기본적인 내용을 실험했다.
    리포트 | 5페이지 | 1,000원 | 등록일 2020.03.05
  • 한글파일 디지털 논리회로 실험 2주차 기본 논리 게이트 (NAND, NOR, XOR Gate) 예비보고서
    실험 과정 및 예상하는 이론적인 실험 결과4.1 기본 실험(1) [그림 1]과 같이 회로를 결선한 후 NAND 게이트의 진리표를 그려보시오.VCC와 GND를 연결한다. ... 꽂혀있는지 확인하고 전원이 켜져 있는지 확인한다.- 회로를 구성할 때는 항상 핀 번호를 확인해 회로를 꾸며야 한다. - 점프선을 연결할 때 0과 1의 입력을 구분하여 입력한다.- 회로실험
    리포트 | 13페이지 | 1,500원 | 등록일 2021.04.22
  • 파일확장자 서강대학교 디지털논리회로실험 7주차 결과보고서
    배경이론 및 실험방법Counter는 clock에 의해 단일 cycle을 반복적으로 수행하는 순차 논리회로이다. ... 실험목적1) CountersCounter의 구조와 동작원리를 이해한다.비동기/동기 counters2) State machine designMealy and Moore machines를
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
  • 워드파일 디지털 실험 9장(멀티플렉서를 이용한 조합논리) 예비보고서
    실험 예비 보고서 (9장 멀티플렉서를 이용한 조합논리) 실험 목적 -멀티플렉서를 이용하여 비교기와 패리티 발생기를 설계하고 그 회로를 시험한다. -2XN 입력의 진리표를 수행하기 위해 ... 두 출력이 같기 때문에(이 경우는 논리 0), 그때 은 논리 0에 연결되어 진다. ... 실제로 8입력 MUX로 오버플로우 검출 논리를 수행할 필요가 없다. 모든 N 입력 MUX는 2XN입력에 대한 조합논리 함수를 실현할 수 있다.
    리포트 | 14페이지 | 3,000원 | 등록일 2019.12.17
  • 파일확장자 서강대학교 디지털논리회로실험 9주차 결과보고서
    실험목적1) 메모리 소자들의 동작 원리와 활용 방법을 이해한다.Read Only Memory(ROM)Random Access Memory(RAM)2) Address decoding의 ... 배경이론 및 실험방법ROM이란 Read Only Memory의 약자로, 아래는 n개의 주소 신호와 b개의 데이터 신호를 갖는 ROM의 기본적인 구조를 보여준다.ROM에서는 저장된 내용이
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
  • 파일확장자 서강대학교 디지털논리회로실험 4주차 결과보고서
    배경이론 및 실험방법Multiplexer는 n개의 입력신호로부터 1개를 선택해서 출력에 연결해주는 Digital Switch이다.일반적으로 n개의 입력을 갖는 b-bit multiplexer의 ... 실험목적1) Multiplexer의 동작원리와 활용방법을 이해한다.2) Exclusive-OR gate의 동작원리와 활용방법을 이해한다.3) Three-state 소자의 동작원리와 ... 실험은 우선 Three-state device을 통해 High-impedance상태를 오실로스코프로 관찰하고 그 기능에 대해 알아본다.Multiplexer, Exclusive-OR,
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
AI 챗봇
2024년 06월 10일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:27 오후
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기